首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:248002
 
资料名称:AD5325ARM-REEL7
 
文件大小: 427.29K
   
说明
 
介绍:
2.5 V to 5.5 V, 500 uA, 2-Wire Interface Quad Voltage Output, 8-/10-/12-Bit DACs
 
 


: 点此下载
  浏览型号AD5325ARM-REEL7的Datasheet PDF文件第7页
7
浏览型号AD5325ARM-REEL7的Datasheet PDF文件第8页
8
浏览型号AD5325ARM-REEL7的Datasheet PDF文件第9页
9
浏览型号AD5325ARM-REEL7的Datasheet PDF文件第10页
10

11
浏览型号AD5325ARM-REEL7的Datasheet PDF文件第12页
12
浏览型号AD5325ARM-REEL7的Datasheet PDF文件第13页
13
浏览型号AD5325ARM-REEL7的Datasheet PDF文件第14页
14
浏览型号AD5325ARM-REEL7的Datasheet PDF文件第15页
15
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. f
ad5305/ad5315/ad5325
–11–
电阻 string
这 电阻 string 部分 是 显示 在 图示 5. 它 是 simply 一个
string 的 电阻器, 各自 的 值 r. 这 数字的 代号 承载 至
这 dac 寄存器 确定 在 what node 在 这 string 这
电压 是 抽头的 止 至 是 喂养 在 这 输出 amplifier. 这
电压 是 抽头的 止 用 closing 一个 的 这 switches 连接
这 string 至 这 amplifier. 因为 它 是 一个 string 的 电阻器, 它 是
有保证的 monotonic.
R
R
R
R
R
至 输出
放大器
图示 5. 电阻 string
dac 涉及 输入
那里 是 一个 单独的 涉及 输入 管脚 为 这 四 dacs. 这
涉及 输入 是 unbuffered. 这 用户 能 有 一个 涉及
电压 作 低 作 0.25 v 和 作 高 作 v
DD
自从 那里 是 非
restriction 预定的 至 头上空间 和 footroom 的 任何 涉及
amplifier.
它 是 推荐 至 使用 一个 缓冲 涉及 在 这 外部
电路 (e.g., ref192). 这 输入 阻抗 是 典型地 45 k
.
输出 amplifier
这 输出 缓存区 amplifier 是 有能力 的 generating 栏杆-至-栏杆
电压 在 它的 输出, 这个 给 一个 输出 范围 的 0 v 至
V
DD
当 这 涉及 是 v
DD
. 它 是 有能力 的 驱动 一个 加载 的
2 k
至 地 或者 v
DD
, 在 并行的 和 500 pf 至 地 或者 v
DD
.
这 源 和 下沉 能力 的 这 输出 amplifier 能 是
seen 在 这 plot 在 tpc 11.
这 回转 比率 是 0.7 v/
µ
s 和 一个 half-规模 安排好 时间 至
±
0.5 lsb
(在 第八 位) 的 6
µ
s.
电源-在 重置
这 ad5305/ad5315/ad5325 是 提供 和 一个 电源-在
重置 函数, 所以 那 它们 电源 向上 在 一个 defined 状态. 这
电源-在 状态 是
正常的 运作
输出 电压 设置 至 0 v
两个都 输入 和 dac 寄存器 是 filled 和 zeros 和 仍然是
所以 直到 一个 有效的 写 sequence 是 制造 至 这 设备. 这个 是
特别 有用的 在 产品 在哪里 它 是 重要的 至 know
这 状态 的 这 dac 输出 当 这 设备 是 powering 向上.
串行 接口
这 ad5305/ad5315/ad5325 是 控制 通过 一个 i
2
C
compatible 串行 总线. 这 dacs 是 连接 至 这个 总线 作
从动装置 设备 (i.e., 非 时钟 是 发生 用 这 ad5305/ad5315/
ad5325 dacs). 这个 接口 是 smbus 兼容 在 v
DD
< 3.6 v.
这 ad5305/ad5315/ad5325 有 一个 7-位 从动装置 地址. 这
6 msb 是 000110 和 这 lsb 是 决定 用 这 状态 的
这 a0 管脚. 这 facility 至 制造 hardwired 改变 至 a0 准许
这 用户 至 使用 向上 至 二 的 这些 设备 在 一个 总线.
这 2-线 串行 总线 协议 运作 作 跟随:
1. 这 主控 initiates 数据 转移 用 establishing 一个 开始
情况, 这个 是 当 一个 高-至-低 转变 在 这
sda 线条 occurs 当 scl 是 高. 这 下列的 字节 是 这
地址 字节, 这个 组成 的 这 7-位 从动装置 地址 fol-
lowed 用 一个 r/
W
位 (这个 位 确定 whether 数据 将
是 读 从 或者 写 至 这 从动装置 设备).
这 从动装置 谁的 地址 corresponds 至 这 transmitted
地址 responds 用 拉 sda 低 在 这 ninth 时钟
脉冲波 (这个 是 termed 这 acknowledge 位). 在 这个 平台, 所有
其它 设备 在 这 总线 仍然是 空闲 当 这 选择 设备
waits 为 数据 至 是 写 至 或者 读 从 它的 变换 寄存器.
2. 数据 是 transmitted 在 这 串行 总线 在 sequences 的 nine
时钟 脉冲 (第八 数据 位 followed 用 一个 acknowledge 位).
这 transitions 在 这 sda 线条 必须 出现 在 这 低
时期 的 scl 和 仍然是 稳固的 在 这 高 时期 的scl.
3. 当 所有 数据 位 有 被 读 或者 写, 一个 停止 condi-
tion 是 established. 在 写 模式, 这 主控 将 拉 这
sda 线条 高 在 这 10th 时钟 脉冲波 至 establish 一个
停止 情况. 在 读 模式, 这 主控 将 公布 一个 非
acknowledge 为 这 ninth 时钟 脉冲波 (i.e., 这 sda 线条
仍然是 高). 这 主控 将 然后 bring 这 sda 线条 低
在之前 这 10th 时钟 脉冲波 和 然后 高 在 这 10th
时钟 脉冲波 至 establish 一个 停止 情况.
读/写 sequence
在 这 情况 的 这 ad5305/ad5315/ad5325, 所有 写 进入
sequences 和 大多数 读 sequences begin 和 这 设备 address
(和 r/
W
= 0) followed 用 这 pointer 字节. 这个 pointer 字节
specifies 这 数据 format 和 确定 这个 dac 是 正在
accessed 在 这 subsequent 读/写 运作. (看 图示 6.)
在 一个 写 运作, 这 数据 跟随 立即. 在 一个 读
运作, 这 地址 是 resent 和 r/
W
= 1 和 然后 这 数据
是 读 后面的. 不管怎样, 它 是 也 可能 至 执行 一个 读
运作 用 sending 仅有的 这 地址 和 r/
W
= 1. 这
previously 承载 pointer settings 是 然后 使用 为 这 读-
后面的 运作. 看 图示 7 为 一个 graphical explanation 的 这
接口.
DACD
X
X
LSBMSB
DACC DACB DACA
00
图示 6. pointer 字节
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com