首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:248106
 
资料名称:AD5302BRM
 
文件大小: 207.94K
   
说明
 
介绍:
+2.5 V to +5.5 V, 230 uA Dual Rail-to-Rail, Voltage Output 8-/10-/12-Bit DACs
 
 


: 点此下载
  浏览型号AD5302BRM的Datasheet PDF文件第1页
1
浏览型号AD5302BRM的Datasheet PDF文件第2页
2
浏览型号AD5302BRM的Datasheet PDF文件第3页
3
浏览型号AD5302BRM的Datasheet PDF文件第4页
4

5
浏览型号AD5302BRM的Datasheet PDF文件第6页
6
浏览型号AD5302BRM的Datasheet PDF文件第7页
7
浏览型号AD5302BRM的Datasheet PDF文件第8页
8
浏览型号AD5302BRM的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 0
ad5302/ad5312/ad5322
–5–
管脚 函数 描述
管脚 非. Mnemonic 函数
1
LDAC
起作用的 低 控制 输入 那 transfers 这 内容 的 这 输入 寄存器 至 它们的 各自的 dac regis-
ters. pulsing 这个 管脚 低 准许 也 或者 两个都 dac 寄存器 至 是 updated 如果 这 输入 寄存器 有 新
数据. 这个 准许 同时发生的 更新 的 两个都 dac 输出
2V
DD
电源 供应 输入. 这些 部分 能 是 运作 从 +2.5 v 至 +5.5 v 和 这 供应 应当 是 de-
结合 至 地.
3V
REF
B 涉及 输入 管脚 为 dac b. 这个 是 这 涉及 为 dac b. 它 将 是 配置 作 一个 缓冲 或者
一个 unbuffered 输入, 取决于 在 这 buf 位 在 这 控制 文字 的 dac b. 它 有 一个 输入 范围
从 0 v 至 v
DD
在 unbuffered 模式 和 从 1 v 至 v
DD
在 缓冲 模式.
4V
REF
一个 涉及 输入 管脚 为 dac 一个. 这个 是 这 涉及 为 dac 一个. 它 将 是 配置 作 一个 缓冲 或者
一个 unbuffered 输入 取决于 在 这 buf 位 在 这 控制 文字 的 dac 一个. 它 有 一个 输入 范围 从
0 v 至 v
DD
在 unbuffered 模式 和 从 1 v 至 v
DD
在 缓冲 模式.
5V
输出
一个 缓冲 相似物 输出 电压 从 dac 一个. 这 输出 放大器 有 栏杆-至-栏杆 运作.
6V
输出
B 缓冲 相似物 输出 电压 从 dac b. 这 输出 放大器 有 栏杆-至-栏杆 运作.
7
同步
起作用的 低 控制 输入. 这个 是 这 框架 同步 信号 为 这 输入 数据. 当
同步
变得
低, 它 powers 在 这 sclk 和 din 缓存区 和 使能 这 输入 变换 寄存器. 数据 是 transferred 在
在 这 下落 edges 的 这 下列的 16 clocks. 如果
同步
是 带去 高 在之前 这 16th 下落 边缘, 这
rising 边缘 的
同步
acts 作 一个 中断 和 这 写 sequence 是 ignored 用 这 设备.
8 SCLK 串行 时钟 输入. 数据 是 clocked 在 这 输入 变换 寄存器 在 这 下落 边缘 的 这 串行 时钟 在-
放. 数据 能 是 transferred 在 比率 向上 至 30 mhz. 这 sclk 输入 缓存区 是 powered 向下 之后 各自
写 循环.
9 DIN 串行 数据 输入. 这个 设备 有 一个 16-位 输入 变换 寄存器. 数据 是 clocked 在 这 寄存器 在 这
下落 边缘 的 这 串行 时钟 输入. 这 din 输入 缓存区 是 powered 向下 之后 各自 写 循环.
10 地面 涉及 要点 为 所有 电路系统 在 这 部分.
TERMINOLOGY
相关的 精度
为 这 dac, 相关的 精度 或者 integral 非线性 (inl)
是 一个 measure 的 这 最大 背离, 在 lsbs, 从 一个 笔直地
线条 passing 通过 这 真实的 endpoints 的 这 dac 转移
函数. 一个 典型 inl vs. 代号 plot 能 是 seen 在 图示 4.
差别的 非线性
差别的 非线性 (dnl) 是 这 区别 在 这
量过的 改变 和 这 完美的 1 lsb 改变 在 任何 二
调整 代号. 一个 指定 差别的 非线性 的
±
1 lsb
最大 确保 monotonicity. 这个 dac 是 有保证的
monotonic 用 设计. 一个 典型 dnl vs. 代号 plot 能 是 seen
在 图示 7.
补偿 错误
这个 是 一个 measure 的 这 补偿 错误 的 这 dac 和 这 输出
放大器. 它 是 表示 作 一个 percentage 的 这 全部-规模 范围.
增益 错误
这个 是 一个 measure 的 这 span 错误 的 这 dac. 它 是 这 devia-
tion 在 斜度 的 这 真实的 dac 转移 典型的 从 这
完美的 表示 作 一个 percentage 的 这 全部-规模 范围.
补偿 错误 逐渐变化
这个 是 一个 measure 的 这 改变 在 补偿 错误 和 改变 在
温度. 它 是 表示 在 (ppm 的 全部-规模 范围)/
°
c.
增益 错误 逐渐变化
这个 是 一个 measure 的 这 改变 在 增益 错误 和 改变 在 tem-
perature. 它 是 表示 在 (ppm 的 全部-规模 范围)/
°
c.
主要的-代号 转变 glitch 活力
主要的-代号 转变 glitch 活力 是 这 活力 的 这 impulse
injected 在 这 相似物 输出 当 这 代号 在 这 dac regis-
ter 改变 状态. 它 是 正常情况下 指定 作 这 范围 的 这 glitch
在 nv-secs 和 是 量过的 当 这 数字的 代号 是 changed 用
1 lsb 在 这 主要的 carry 转变 (011 . . . 11 至 100 . . . 00 或者
100 . . . 00 至 011 . . . 11).
数字的 feedthrough
数字的 feedthrough 是 一个 measure 的 这 impulse injected 在 这
相似物 输出 的 这 dac 从 这 数字的 输入 管脚 的 这
设备, 但是 是 量过的 当 这 dac 是 不 正在 写 至
(
同步
使保持 高). 它 是 指定 在 nv-secs 和 是 量过的
和 一个 全部-规模 改变 在 这 数字的 输入 管脚, i.e., 从 所有 0s
至 所有 1s 和 恶行 对抗.
相似物 串扰
这个 是 这 glitch impulse transferred 至 这 输出 的 一个 dac
预定的 至 一个 改变 在 这 输出 的 这 其它 dac. 它 是 量过的
用 加载 一个 的 这 输入 寄存器 和 一个 全部-规模 代号改变
(所有 0s 至 所有 1s 和 恶行 对抗) 当 keeping
LDAC
高. 然后
脉冲波
LDAC
数字的 代号 是 不 changed. 这 范围 的 这 glitch 是 表示
在 nv-secs.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com