首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:248374
 
资料名称:AD568JQ
 
文件大小: 541.4K
   
说明
 
介绍:
12-Bit Ultrahigh Speed Monolithic D/A Converter
 
 


: 点此下载
  浏览型号AD568JQ的Datasheet PDF文件第8页
8
浏览型号AD568JQ的Datasheet PDF文件第9页
9
浏览型号AD568JQ的Datasheet PDF文件第10页
10
浏览型号AD568JQ的Datasheet PDF文件第11页
11

12
浏览型号AD568JQ的Datasheet PDF文件第13页
13
浏览型号AD568JQ的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD568
rev. 一个
–12–
电路 详细信息
图示 20 显示 一个 近似的 定时 budget 为 这 一个/d con-
verter. 如果 12 循环 是 至 是 完成 在 1
µ
s, 大概
80 ns 是 允许 为 各自 循环. 自从 这 肖特基 二极管 clamp
这 电压 的 这 summing 接合面, 这 dac 安排好 时间 ap-
proaches 这 电流-安排好 值 的 35 ns, 和 hence 使用 向上
较少 比 half 这 定时 budget.
至 维持 simplicity, 一个 简单的 时钟 是 使用 那 runs 在 一个
常量 比率 全部地 这 转换, 和 一个 职责 循环 的
大概 90%. 如果 绝对 速 是 worth 这 额外的
complexity, 这 时钟 频率 能 是 增加 作 这 变换器-
sion progresses 自从 这 dac 必须 settle 从 increasingly
小 步伐.
当 seeking 一个 循环 时间 的 较少 比 100 ns, 这 延迟 gener-
ated 用 这 older 一代 sar 寄存器 变为 problematic.
newer, 高 速 sar 逻辑 碎片 是 becoming 有 在
这 classic 2504 引脚 那 cuts 这 逻辑 overhead 在 half. 一个
例子 的 这个 是 zyrel’s zr2504.
finding 一个 比较器 有能力 的 keeping 向上 和 这个 dac ar-
rangement 是 fairly difficult: 它 必须 respond 至 一个 overdrive 的
250
µ
v (1 lsb) 在 较少 比 25 ns. 自从 非 inexpensive com-
parator exists 和 这些 规格, 特定的 arrangements 必须 是
制造. 这 lt106 比较器 提供 相当地 快 re-
sponse, 但是 需要 在 least 5 mv 的 overdrive 至 维持 这个
速. 一个 分离的 前置放大器 将 是 使用 至 amplify 这 总-
ming 接合面 电压 至 sufficiently overdrive 这 比较器.
小心 必须 是 exercised 在 这 布局 的 这 preamp/比较器
块 至 避免 introducing 比较器 instability 和 这
preamp’s 额外的 增益.
10ns 35ns 15ns 10ns 10ns
0 10ns 20ns 30ns 40ns 50ns 60ns 70ns 80ns
时钟
脉冲波
开始 的 next
时钟 循环
获得 比较器
开始 的
时钟 循环
SAR
延迟
dac 安排好
PREAMP
延迟
比较器
延迟
图示 20. 典型 时钟 循环 为 一个 1
µ
s sar 一个/d
转换器
高-速 乘以 dac
一个 powerful 使用 为 这 ad568 是 建立 在 乘以 applica-
tions, 在哪里 这 dac 控制 这 振幅 的 一个 高-速
信号. specifically, 使用 这 ad568 作 这 控制 电压
输入 信号 为 这 ad539 60 mhz 相似物 乘法器 和
ad5539 wideband 运算 放大, 一个 高-速 乘以 dac 能
是 建造.
在 这 应用 显示 在 图示 21, 这 ad568 是 使用 在 一个
缓冲 电压 输出 模式 至 发生 这 输入 至 这
ad539’s 控制 频道. 这 速 的 这 ad568 准许
oversampling 的 这 控制 信号 波形 电压, 因此
供应 增加 谱的 纯净 的 这 振幅 封套
那 modulates 这 相似物 输入 途径.
这 ad568 是 配置 在 这 unbuffered 单极的 输出
模式. 这 内部的 200
加载 电阻 creates 这 0-1 v fs
输出 信号, 这个 是 缓冲 和 amplified 至 一个 0-3 v 范围
合适的 为 这 控制 频道 的 这 ad539.
一个 500
输入 阻抗 exists 在 管脚 1, 这 输入 频道. 至
提供 一个 缓存区 为 这 0-1 v 输出 信号 从 这 ad568
looking 在 这 阻抗 和 至 达到 这 全部-规模 范围,
这 ad841, 高-速, 快 安排好 运算 放大 是 包含. 这
增益 的 3 是 达到 和 一个 2 k
电阻 配置 在 追随着
模式 和 一个 1 k
pot 和 500
电阻. 一个 20 k
pot 和
连接 至 管脚 3, 4 和 12 是 提供 为 补偿 修整.
这 ad539 能 接受 二 独立的 输入 信号, 各自 和 一个
名义上的 全部-规模 电压 范围 的
±
2 v. 各自 信号 能 然后
是 同时发生地 控制 用 这 ad568 信号 在 这 com-
mon 输入 途径, 管脚 11 和 14, 应用 至 这 ad5539 在
一个 subtracting 配置, 提供 这 电压 输出 信号:
V
输出
=
D
4096
×
V
Y
1
V
Y
2
2
V
(0
D
4095)
为 产品 在哪里 仅有的 一个 单独的 频道 是 involved, chan-
nel 2, v
Y2
, 是 系 至 地面. 这个 提供:
V
输出
=
D
4096
×
V
Y
1
2
V
(0
D
4095)
一些 ad539 电路 详细信息: 这 控制 放大器 compensa-
tion 电容 为 管脚 2, c
C
, 必须 有 一个 最小 值 的
300 pf 至 提供 电路 稳固. 为 改进 带宽 和
feedthrough, 这 feedthrough 电容 在 管脚 1 和 2
应当 是 5-20% 的 c
C
. 一个 肖特基 二极管 在 管脚 2 能 改进
恢复 时间 从 小 负的 值 的 v
X
. 含铅的 长度
along 这 path 的 这 高-速 信号 从 ad568 应当 是
保持 在 一个 最小.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com