ad7394/ad7395
–4–
rev. 0
表格 i. 控制 逻辑 真实 表格
CS
CLK
RS
MSB
SHDN LDA
/
B
串行 变换 寄存器 函数 dac 寄存器 函数
H X H X H H 非 效应 Latched
L L H X H H 非 效应 Latched
L H H X H H 非 效应 Latched
L
↑
+ H X H H 变换-寄存器-数据 先进的 一个 位 Latched
L
↑
+ H X H L 变换-寄存器-数据 先进的 一个 位 Transparent
L H H X H L 非 效应 Transparent
↑
+ L H X H H 非 效应 Latched
HX H X H
↓
– 非 效应 updated 和 电流 变换 寄存器
内容
H X H X H L 非 效应 Transparent
X X L H H X 非 效应 承载 和 800
H
XX
↑
+ H H H 非 效应 latched 和 800
H
X X L L H X 非 效应 承载 和 所有 zeros
XX
↑
+ L H H 非 效应 latched 所有 zeros
X X X X L X 非 效应 非 影响
注释
1.
↑
+ 积极的 逻辑 转变;
↓
– 负的 逻辑 转变; x don’t 小心
2. 做 不 时钟 在 串行 数据 当 水平的 敏感的 输入
LDA
或者
LDB
是 逻辑 低.
t
LD1
t
CSH
1 lsb
错误 带宽
t
CLRW
t
S
t
S
t
LDW
t
CH
t
CL
t
CSS
t
LD2
t
DS
t
DH
D0D1D2D3D4D5D6D7D8D9D10D11
SDI
CLK
CS
lda,b
SDI
CLK
FS
V
输出
ZS
lda,b
RS
图示 2. 定时 图解
t
SDR
I
DD
SHDN
图示 3. 定时 图解