rev. 0
ad7398/ad7399
–5–
管脚 配置
顶 视图
(不 至 规模)
ad7398/
AD7399
CLK
地
V
DD
CS
SDI
V
输出
一个
V
输出
BV
输出
C
V
输出
D
V
REF
一个
V
REF
B
V
REF
C
V
REF
D
LDAC
RS
V
SS
16
15
14
13
12
11
10
98
7
6
5
4
3
2
1
管脚 函数 描述
管脚 非. Mnemonic 函数
1V
输出
B dac b 电压 输出.
2V
输出
一个 dac 一个 电压 输出.
3V
SS
负的 电源 供应 输入. 指定 范围 的 运作 0 v 至 –5.5 v.
4V
REF
一个 dac 一个 涉及 电压 输入 终端. establishes dac 一个 全部-规模 输出 电压. 管脚 能
是 系 至 v
DD
或者 v
SS
管脚.
5V
REF
B dac b 涉及 电压 输入 终端. establishes dac b 全部-规模 输出 电压. 管脚 能
是 系 至 v
DD
或者 v
SS
管脚.
6 地 地面 管脚.
7
LDAC
加载 dac 寄存器 strobe, 水平的 敏感的 起作用的 低. transfers 所有 输入 寄存器 数据 至
dac 寄存器. 异步的 起作用的 低 输入. 看 控制 逻辑 真实 表格 为 运作.
8
RS
resets 输入 和 dac 寄存器 至 所有 零 代号. 变换 寄存器 内容 不变.
9
CS
碎片 选择, 起作用的 低 输入. 使不能运转 变换 寄存器 加载 当 高. transfers 串行 regis-
ter 数据 至 这 输入 寄存器 当
CS
returns 高. 做 不 效应
LDAC
运作.
10 CLK 施密特 triggered 时钟 输入, 积极的 边缘 clocks 数据 在 变换 寄存器.
11 SDI 串行 数据 输入. 输入 数据 负载 直接地 在 这 变换 寄存器.
12 V
REF
D dac d 涉及 电压 输入 终端. establishes dac d 全部-规模 输出 电压. 管脚 能
是 系 至 v
DD
或者 v
SS
管脚.
13 V
REF
C dac c 涉及 电压 输入 终端. establishes dac c 全部-规模 输出 电压. 管脚 能
是 系 至 v
DD
或者 v
SS
管脚.
14 V
DD
积极的 电源 供应 输入. 指定 范围 的 运作 3 v 至 5 v
±
10%.
15 V
输出
D dac d 电压 输出.
16 V
输出
C dac c 电压 输出.