初步的 技术的 数据 ad7933/ad7934
定时 规格
1
V
DD
= v
驱动
=2.7 v 至 5.25 v, 内部的/外部 v
REF
= 2.5 v, 除非 否则 指出, f
CLKIN
= 24 mhz, f
样本
= 1.5 msps; t
一个
= t
最小值
至
T
最大值
, 除非 其它wise 指出.
表格 3.
限制 在 t
最小值
, t
最大值
参数 AD7933 AD7934 单位 描述
f
CLKIN
2
10 10
kHz
最小值
24 24
MHz
最大值
t
安静
10 10 ns 最小值
最小 时间 在 终止 的 读 和 开始 的next 转换, i.e., 时间 从 当 这
数据 总线 变得 在 三-状态 until 这 next 下落 边缘 的 convst.
t
1
10 10 ns 最小值
CONVST
脉冲波 宽度.
t
2
20 20 ns 最小值
CONVST
下落 边缘 至 clkin 下落 边缘 建制 时间.
t
3
TBD TBD ns 最小值 clkin 下落 边缘 至 busy rising 边缘.
t
4
0 0 ns 最小值
CS
至 wr建制 时间.
t
5
0 0 ns 最小值
CS
至 wr支撑 时间.
t
6
25 25 ns 最小值
WR
脉冲波 宽度.
t
7
10 10 ns 最小值
数据 建制 时间 在之前 wr
.
t
8
5 5 ns 最小值
数据 支撑 之后 wr
.
t
9
0.5 t
CLKIN
0.5 t
CLKIN
ns 最小值 新 数据 有效的 是fore 下落 边缘 的 busy.
t
10
0 0 ns 最小值
CS
至 rd建制 时间.
t
11
0 0 ns 最小值
CS
至 rd支撑 时间.
t
12
55 55 ns 最小值
RD
脉冲波 宽度.
t
13
3
50 50 ns 最大值
数据 进入 时间 之后 rd
.
t
14
4
5 5 ns 最小值
总线 relinquish 时间 之后 rd
.
40 40 ns 最大值
总线 relinquish 时间 之后 rd
.
t
15
15 15 ns 最小值
hben 至 rd
建制 时间.
t
16
5 5 ns 最小值
hben 至 rd
支撑 时间.
t
17
10 10 ns 最小值 最小 时间 在 读/写.
t
18
0 0 ns 最小值
hben 至 wr
建制 时间.
t
19
5 5 ns 最小值
hben 至 wr
支撑 时间.
t
20
TBD TBD ns 最小值 clkin 下落 边缘 至 busy rising 边缘.
1
样本 测试 在 最初的 释放 至 确保 遵从. 所有 输入 信号 是 指定 和 tr = tf = 5 ns (10% 至 90% 的V
DD
) 和 安排时间 从 一个 电压 水平的 的 1.6 v.
所有 定时 规格 给 在之上 是 和 一个 25 pf 加载电容. 看
, , , 和 .
图示 37. ad7933/ad7934 并行的 interface—conversion 和 读 循环 在 文字 模式
(w/ = 1) 图示 38 图示 39 图示 40
2
mark/空间 比率 为 clkin 是 40/60 至 60/40.
3
这 时间 必需的 为 这 输出 至 交叉 tbd.
4
t
14
是 获得 从 这 量过的 时间 带去 用 这 数据 输出 至 改变 0.5 v. 这 量过的 号码 是 然后 extrapolated 后面的 至除去 这 影响 的 charging 或者
discharging 这 25 pf 电容. 这个 意思 那 这 时间, t
14
, quoted 在 这 定时 特性是 这 真实 总线 relinquish 时间 的这 部分 和 是 独立 的 这
总线 加载.
rev. prg | 页 7 的 32