–3–rev. 一个
AD9761
动态 规格
参数 最小值 典型值 最大值 单位
动态 效能
最大 输出 更新 比率 40 MSPS
输出 安排好 时间 (t
ST
至 0.025%) 35 ns
输出 传播 延迟 (t
PD
) 55 输入 时钟 循环
glitch impulse 5 pv-s
输出 上升 时间 (10% 至 90%) 2.5 ns
输出 下降 时间 (10% 至 90%) 2.5 ns
交流 线性 至 nyquist
信号-至-噪音 和 扭曲量 (sinad)
f
输出
= 1 mhz; 时钟 = 40 msps 56 59 dB
有效的 号码 的 位 (enobs) 9.0 9.5 位
总的 调和的 扭曲量 (thd)
f
输出
= 1 mhz; 时钟 = 40 msps –68 –58 dB
spurious-自由 动态 范围 (sfdr)
f
输出
= 1 mhz; 时钟 = 40 msps; 10 mhz span 59 68 dB
频道 分开
f
输出
= 8 mhz; 时钟 = 40 msps; 10 mhz span 90 dBC
数字的 规格
参数 最小值 典型值 最大值 单位
数字的 输入
逻辑 “1” 电压 @ dvdd = +5 v 3.5 5 V
逻辑 “1” 电压 @ dvdd = +3 v 2.4 3 V
逻辑 “0” 电压 @ dvdd = +5 v 0 1.3 V
逻辑 “0” 电压 @ dvdd = +3 v 0 0.9 V
逻辑 “1” 电流 –10 +10
µ
一个
逻辑 “0” 电流 –10 +10
µ
一个
输入 电容 5 pF
输入 建制 时间 (t
S
)3ns
输入 支撑 时间 (t
H
)2ns
时钟 高 5 ns
时钟 低 5 ns
invalid 时钟/写 window (t
CINV
)
1
15ns
注释
1
t
CINV
是 一个 invalid window 的 4 ns 持续时间 beginning 1 ns
之后
这 rising 边缘 的 写 在 这个 这 rising 边缘 的 时钟
必须 不
出现.
规格 主题 至 改变 没有 注意.
"i" 数据 "q" 数据
t
CINV
DB9–DB0
DAC
输入
选择
写
时钟
t
S
t
H
注释: 写 和 时钟 能 是 系
一起. 为 典型 examples, 谈及
至 数字的 输入 和 interleaved 接口
仔细考虑 部分.
图示 1. 定时 图解
(t
最小值
至 t
最大值
, avdd = +5 v, dvdd = +5 v, i
OUTFS
= 10 毫安, 差别的 变压器 结合 输出,
50
doubly terminated, 除非 否则 指出)
(t
最小值
至 t
最大值
, avdd = +5 v, dvdd = +5 v, i
OUTFS
= 10 毫安 除非 否则 指出)