首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251859
 
资料名称:AD9852AST
 
文件大小: 424.67K
   
说明
 
介绍:
CMOS 300 MHz Complete-DDS
 
 


: 点此下载
  浏览型号AD9852AST的Datasheet PDF文件第11页
11
浏览型号AD9852AST的Datasheet PDF文件第12页
12
浏览型号AD9852AST的Datasheet PDF文件第13页
13
浏览型号AD9852AST的Datasheet PDF文件第14页
14

15
浏览型号AD9852AST的Datasheet PDF文件第16页
16
浏览型号AD9852AST的Datasheet PDF文件第17页
17
浏览型号AD9852AST的Datasheet PDF文件第18页
18
浏览型号AD9852AST的Datasheet PDF文件第19页
19
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD9852
–15–
rev. 0
最终, changing 这 逻辑 状态 的 管脚 30, “shaped keying” 将
automatically 执行 这 编写程序 输出 封套 功能
当 osk int 是 高. 一个 逻辑 高 在 管脚 30 导致 这 输出-
puts 至 成直线地 ramp 向上 至 全部-规模 振幅 和 支撑 直到
这 逻辑 水平的 是 changed 至 低, 造成 这 输出 至 ramp
向下 至 零-规模.
cosine dac
这 cosine dac 发生 这 300 msps (最大) cosine
输出 的 这 dds. 这 最大 输出 振幅 是 设置
用 这 dac r
设置
电阻 在 管脚 56. 这个 是 一个 电流-输出 dac
和 一个 全部-规模 最大 输出 的 20 毫安; 不管怎样, 一个 nomi-
nal 10 毫安 输出 电流 提供 最好的 spurious-自由 dynamic
范围 (sfdr) 效能. 这 值 的 r
设置
= 39.93/i
输出
,
在哪里 i
输出
是 在 放大器. dac 输出 遵从 规格 lim-
它的 这 最大电压开发 在 这 输出 至 –0.5 v 至
+1 v. 电压 开发 在之外 这个 限制 将 导致 exces-
sive dac扭曲量possibly 永久的 damage. 这 用户
必须 choose 一个 恰当的 加载 阻抗 至 限制 这 输出电压
摆动 至 这 遵从 限制. 为 最好的 sfdr, 两个都 dac 输出
应当 是 terminated equally, especially 在 高等级的 输出 fre-
quencies 在哪里 调和的 扭曲量 errors 是 更多 prominent.
这 cosine dac 是 preceded 用 inverse sin(x)/x filters (一个.k.一个.
inversesinc filter) 那 precompensate 为 dac 输出 振幅
变化 在 频率 至 达到 flat 振幅 回馈 从
直流 至 nyquist. 一个 数字的 乘法器 跟随 这 inverse sinc filters
至 准许 振幅 控制, 振幅 调制 和 放大器-
tude shaped keying. 这 inverse sinc filter (地址 20 十六进制, 绕过
inv sinc
位)) 和 数字的 乘法器 (地址 20 十六进制, osk en
位) 能 是 绕过 为 电源 conservation 用 设置 那些 位
高. 两个都 dacs 能 是 powered 向下 用 设置 这 dac
PD
位 高 (地址 1d 的 控制 寄存器) 当 不 需要.
cosine dac 输出 是 designated 作 iout1和 iout1b,
管脚 48 和 49 各自.
控制 dac
这 12-位 auxiliary, 或者 控制 dac 能 提供 直流 控制
水平 至 外部 电路系统, 发生 交流 信号, 或者职责 循环 con-
trol, 的 这 在-board比较器. 这 输入 twos complement
数据 是 channeled 通过 这 串行 或者 并行的 接口 至 这
12-位 寄存器 (地址 26 和 27 十六进制) 在 一个 最大100 mhz
数据 比率. 这个 dac 是 clocked 在 这 系统 时钟, 300 msps
(最大),和 有 这 一样 最大 输出 电流 capa-
bility 作那 的 这 cosine dac. 这 单独的 r
设置
电阻 在 这
AD9852sets 这 全部-规模 输出放 电流 为 两个都 cosine dac
和 这 控制 dacs. 这 控制 dac 能 是 separately
powered 向下 为 电源conservation 当 不 需要 用
设置 这
控制 dac 电源-向下 位 高 (地址
1d 十六进制). 控制 dac 输出 是 designated 作 iout2 和
iout2b (管脚 52 和 51各自).
0
中心 50mhz
–10
–20
–30
–40
–50
–60
–70
–80
–90
–100
图示 33. 正常的 sin(x)/x dac 输出 电源 封套
过滤
0
中心 50mhz
–10
–20
–30
–40
–50
–60
–70
–80
–90
–100
图示 34. inverse sin(x)/x (inverse sinc) 过滤 engaged
inverse sinc 函数
这个 filter precompensates 输入 数据 至 这 cosine dac 为
这 sin(x)/x 滚动-止 函数 至 准许 宽 带宽信号
(此类 作 qpsk) 至 是 输出 从 这 dacs 没有 appreciable
振幅 变化 那 将 导致 增加 evm (错误 vector
巨大). 这 inverse sinc 函数 将 是 绕过 至
significantly
减少 电源 消耗量, 特别 在 高等级的
时钟 speeds.inverse sinc 是 engaged 用 default 和 是 绕过
用 bringing 这 “bypass inv sinc” 位 高 在 控制 寄存器 20
(十六进制) 在 表格 v.
refclk 乘法器
这个 是 一个 可编程序的 pll-为基础 涉及 时钟 乘法器
那 准许 这 用户 至 选择 一个 integer 时钟 乘以 值
在 这 范围 的 4
×
至 20
×
用 这个 这 refclk 输入 将 是
multiplied. 使用 的 这个 函数 准许 用户 至 输入 作 little 作
15 mhz 至 生产 一个 300 mhz 内部的 系统 时钟
.
five 位
在 控制 寄存器 1e 十六进制 设置 这 乘法器 值 作 跟随 在
表格 i.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com