首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251882
 
资料名称:AD9876
 
文件大小: 666.71K
   
说明
 
介绍:
Broadband Modem Mixed-Signal Front End
 
 


: 点此下载
  浏览型号AD9876的Datasheet PDF文件第11页
11
浏览型号AD9876的Datasheet PDF文件第12页
12
浏览型号AD9876的Datasheet PDF文件第13页
13
浏览型号AD9876的Datasheet PDF文件第14页
14

15
浏览型号AD9876的Datasheet PDF文件第16页
16
浏览型号AD9876的Datasheet PDF文件第17页
17
浏览型号AD9876的Datasheet PDF文件第18页
18
浏览型号AD9876的Datasheet PDF文件第19页
19
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 一个
AD9876
–15–
transmit path
这 ad9876 transmit path 组成 的 一个 数字的 接口 端口, 一个
可编程序的 interpolation 过滤, 和 一个 transmit dac. 所有
时钟 信号 必需的 用 这些 blocks 是 发生 从 这
f
OSCIN
信号 用 这 pll-一个 时钟 发生器. 这 块 图解
在下 显示 这 interconnection 在 这 主要的 函数的
组件 的 这 transmit path.
TxDAC+
kx interpolation
lpf/bpf
时钟 gen
pll-一个
L
Tx+
Tx–
OSCIN
XTAL
tx 安静
增益
tx [5:0]
tx 同步
clk-一个
f
clk-一个
f
DAC
= l
f
OSCIN
f
OSCIN
12 12
Tx
DEMUX
AD9876
Figure 1
.
transmit path 块 图解
数字的 接口 端口
The transmit 数字的 接口 port 有 一些 模式 的opera-
tion. 在 它的 default 配置, 这 tx 端口 accepts 六 位
nibbles 通过 这 tx [5:0] 和 tx 同步 管脚 和 demul-
tiplexes 这 数据 在 12-位 words 在之前 passing 它 至 这
interpolation 过滤. 这 输入 数据 是 抽样 在 这rising边缘
的 f
clk-一个
.
额外的 程序编制 选项 为 这 tx 端口 准许: 抽样
这 输入 数据 在 这 下落 边缘 的 f
clk-一个
, 倒置 或者 disabling
的 f
clk-一个
, 和 reversing 这 顺序 的 这 nibbles. 也, 这 tx端口
接口 能 是 控制 用 这 增益 管脚 至 提供 直接
进入 至 这 rx path 增益 调整 寄存器. 所有 的 这些 模式
是 全部地 描述 在这 寄存器 程序编制 定义 秒-
tion 的 这个 数据薄板.
这 数据 format 是 twos complement, 作 显示 在下:
011 . . 11: 最大
000 . . 01: midscale + 1 lsb
000 . . 00: midscale
111 . . 11: midscale – 1 lsb
111 . . 10: midscale – 2 lsb
100 . . 00: 最小
这 数据 能 是 translated 至 一个 笔直地 二进制的 数据 format 用
simply 反相的 这 大多数 重大的 位.
这 定时 的 这 接口 是 全部地 描述 在 这 transmit
端口 定时 部分 的 这个 数据 薄板.
pll-一个 时钟 分发
图示 1 显示 这 时钟 信号 使用 在 这 transmit path. 这
dac 抽样 时钟, f
DAC
, 是 发生 用 pll-一个. f
DAC
有 一个
频率 equal 至
L
×
f
OSCIN
, 在哪里
f
OSCIN
是 这 内部的 信号
发生 也 用 这 结晶 振荡器 当 一个 结晶 是 con-
nected 在 这 oscin 和 xtal 管脚, 或者 用 这 时钟 那
是 喂养 在 这 oscin 管脚, 和
L
是 这 乘法器 编写程序
通过 这 串行 端口.
L
能 有 这 值 的 1, 2, 4, 或者 8.
这 transmit path expects 一个 新 half-文字 的 数据 在 这 比率
的 f
clk-一个
. 当 这 tx 多路调制器 是 使能, 这 频率
的 tx 端口 是:
ffKLfK
CLK 一个 DAC OSCIN
×
22/
在哪里
K
是 这 interpolation 因素 那能 是 编写程序 至 是
1, 2, 或者 4. 当这 tx 多路调制器 是 无能, 这 频率 的
这 tx 端口 是:
ffKLfK
CLK 一个 DAC OSCIN
==×
/
便条, 这个 将 结果 在 一个 6-位 数据 path.
interpolation 过滤
这 interpolation 过滤 能 是 编写程序 至 run 在 2
×
和 4
×
upsampling ratios 在 各自 的 三 不同的 模式. 这 转移
功能 的 这些 六 配置 是 显示 在 tpcs 1–6.
这 x-axis 的 各自 的 这些 计算数量 corresponds 至 这 频率
正常的ized 至 f
DAC
. 这些 转移 功能 显示两个都 这
分离的 时间 转移 函数 的 这 interpolation filters alone
和 和这 sin(x)/x 转移 函数 的 这 dac. 这
interpolation 过滤也 是编写程序 在 一个 通过-
through mode 如果 非 interpolation 过滤 是 desired.
The 内容 的 这 interpolation 过滤 是 不 cleared 用
硬件 或者软件 resets. 它 是 推荐 至 “flush” 这
transmit path 和 zeros 在之前 transmitting 数据.
这 表格 在下 包含 这 下列的 参数 作 一个 函数
的 这 模式 那 它 是 编写程序.
Latency
– 这 号码 的 时钟 循环 从 这 时间 一个 数字的
impulse 是 写 至 这 dac 直到 这 顶峰 值 是 输出 在
这 t+ 和 t– 管脚.
完全齐平
– 这 号码 的 时钟 循环 从 这 时间 一个 数字的
impulse 是 written 至 这 dac 直到 这 输出 在 这 tx+ 和
tx– 管脚 settles 至 零.
f
更小的
(0.1 db, 3 db)
– 这个 indicates 这 更小的 0.1 db 或者 3 db
截止 频率 的 这 interpolation 过滤 作 一个 fraction 的 f
DAC
,
这 dac 抽样 频率.
f
UPPER
(0.1 db, 3 db)
– 这个 indicates 这 upper 0.1 db 或者 3 db
截止 频率 的 这 interpolation 过滤 作 一个 fraction 的 f
DAC
,
这 dac 抽样 频率.
表格 i. interpolation 过滤 参数 vs. 模式
寄存器 7 [7:4] 0
00
10
40
50
80
C
模式 4
×
LPF 2
×
LPF 4
×
BPF 2
×
BPF 4
×
BPF 4
×
BPF
adj. adj. 更小的 Upper
latency, f
DAC
86 30 86 3 86 86
时钟 循环
完全齐平, f
DAC
128 48 128 48 148 142
时钟 循环
f
更小的,
0.1 db 0 0 0.398 0.276 0.148/ 0.274/
0.774 0.648
f
upper,
0.1 db 0.102 0.204 0.602 0.724 0.226/ 0.352/
0.852 0.762
f
更小的,
3 db 0 0 0.381 0.262 0.131/ 0.257/
0.757 0.631
f
upper,
3 db 0.119 0.238 0.619 0.738 0.243/ 0.369/
0.869 0.743
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com