DAC5675
SLAS352B
–
12月 2001
–
修订 六月 2002
13
www.德州仪器.com
相似物 电流 输出 (持续)
图示 13(一个) 显示 这 典型 差别的 输出 配置 和 二 外部 matched 电阻 负载. 这
名义上的 电阻 加载 的 25
Ω
给 一个 差别的 输出 摆动 的 1 v
PP
(0.5-v
PP
单独的-结束) 当 应用
一个 20-毫安 全部-规模 输出 电流. 这 输出 阻抗 的 这 dac5675 slightly 取决于 在 这 输出 电压
在 nodes iout1 和 iout2. consequently, 为 最佳的 直流-integral 非线性, 这 配置 的
图示 13(b) 应当 是 选择. 在 这个 电流/电压 (i-v) configuration, 终端 iout1 是 保持 在 avdd 用
这 反相的 运算的 放大器. 这 complementary 输出 应当 是 连接 至 avdd 至 提供 一个
直流-电流 path 为 这 电流 来源 切换 至 iout1. 这 放大器
’
s 最大 输出 摆动 和 这 dacs
全部-规模 输出 电流 决定 这 值 的 这 反馈 电阻 (r
FB
). 这 电容 (c
FB
) 过滤 这 steep
edges 的 这 dac5675 电流 输出, 因此 减少 这 运算的 放大器
’
s 回转-比率 (所需的)东西. 在
这个 配置, 这 运算 放大 应当 运作 在 一个 供应 电压 高等级的 比 这 电阻器 输出 涉及
电压 avdd 预定的 至 它的 积极的 和 负的 输出 摆动 周围 avdd. node iout1 应当 是 选择 如果
一个 单独的-结束 单极的 输出 是 desired.
DAC5675
3.3 v
(avdd)
25
Ω
25
Ω
3.3 v
(avdd)
VOUT1
VOUT2
optional, 为
单独的-结束
输出 涉及
至 avdd
DAC5675
3.3 v
(avdd)
+
–
VOUT
200
Ω
C
fb
IOUT1
IOUT2
IOUT1
IOUT2
(一个) unbuffered 差别的 和
单独的-结束 电阻 和 缓冲
(b) 缓冲 单独的-结束 输出 配置
图示 13. 输出 配置
睡眠 模式
这 dac5675 特性 一个 电源-向下 模式 那 转变 止 这 输出 电流 和 减少 这 供应 电流
至 大概 45 毫安. 这 电源-向下 模式 是 使活动 用 应用 一个 逻辑 水平的 1 至 这 睡眠 管脚 (e.g.,
用 连接 这 睡眠 管脚 至 这 avdd 管脚). 这 睡眠 管脚 必须 是 连接. 电源-向上 和 电源-向下
触发 时间 取决于 在 这 值 的 这 外部 电容 在 node 睡眠. 为 一个 名义上的 电容 值
的 0.1-
µ
f, powerdown takes 较少 比 5
µ
s 和 大概 3 ms 至 电源 后面的 向上.