20 一般 特性
(持续)
在 增加 至 这 46 kByte 数据 FIFOs 两个都 这 transmit
和 receive 数据 paths 包含 Burst 先进先出 Blocks 各自 的
这个 是 有组织的 作 二 banks 的 第八 32-位 words
221 框架-每-页-每-频道
这 MACSI 设备 有 一个 特性 这个 准许 控制 的 这
框架-每-页 模式 (有 在 这 BSI 设备) 在 一个
每-频道 basis 为 example 这个 是 有用的 在 系统
在哪里 框架-每-页 模式 是 使用 至 速 向上 记忆
空间 reclamation 在 一个 LLC channel 但是 在哪里 包装
多样的 frames 在 各自 页 是 desired 至 保存 空间 在
这 SMT channel
222 COPY 所有 MULTICAST
这 MACSI 提供 一个 copy 模式 这个 准许 所有 frames
这个 是 addressed 和 multicast 地址 至 是 copied
Multicast 地址 是 那些 那 有 这 Individual
组 地址 位 (大多数 重大的 位 的 这 FDDI 地址)
set 这个 简单的 scheme 准许 flexibility 在 这 使用 的 multi-
cast addresses 这 MACSI 设备 copies 所有 multicast
frames 和 软件 制造 这 最终 determination 作 至
这个 multicast groups 这个 station belongs
223 桥 STRIPPING 信息
这 MACSI 设备 提供 一个 输出 设计 至 制造 它
easier 至 build transparent bridges 源 地址 trans-
parency 特性 是 提供 作 好 作 特性 至 准许
这些 frames 至 是 stripped 从 这 ring 为 transparent
bridges 它 是 重要的 至 know 当 这 MACSI 是 使用 这个
stripping 特性 至 除去 frames 从 这 环绕 这个 是
forwarded 用 这个 桥 但是 和 一个 unknown 源 ad-
dress (ie 源 地址 Transparency 使能) 这个 是
重要的 因为 这 桥 做 不 want 至 ‘‘learn’’
这些 addresses 这个 特性 是 提供 用 这 MACSI 在
这 表格 的 一个 输出 管脚 表明 这个 frames 包含
地址 这个 应当 是 增加 至 这 地址 过滤 表格
(ie learned)
224 LED 状态 控制 输出
这 MACSI 设备 (修订 D 和 后来的) 提供 二 输出-
puts 那 给 Transmit 和 Receive 状态 信息 使用-
ful 为 controlling LEDs 这 MACSI asserts 这 TXLED
管脚
各自 时间 那 它 发现 那 这 要求 状态 机器
有 entered 这 ‘‘sending’’ state (once 每 transmitted
框架) 便条 那 它 将 不 assert TXLED
为 内部 gen-
erated MAC frames 它 asserts 这 RXLED
管脚 各自 时间 它
发现 这 终止 Delimiter 的 一个 copied 框架 (vcopy 和
edrcvd) 两个都 的 这些 管脚 使用 打开 流 输出 struc-
tures (这个 preserves 管脚 兼容性 和 MACSI 设备
较早的 至 修订 d) Therefore 它们 需要 拉-向上 电阻器
当 使用 为 LED 控制 information 至 增加 这 LED
在-时间 为 visibility 这 用户 必须 供应 一个-shot 电路
triggered 用 TXLED
和 RXLED
225 JTAG BOUNDARY SCAN
这 MACSI 设备 支持 这 JTAG boundary scan stan-
dard (ieee Std 11491–1990)
30 Architectural 描述
这 MACSI 是 获得 从 这 BMAC 和 BSI devices 这
MACSI 是 composed 的 这 环绕 Engine 这 维护 Engine
和 这 总线 接口 Unit 这 环绕 Engine 执行 这
FDDI MAC 安排时间 token 协议 和 包含 这 MAC
传输者 和 receiver 这 维护 Engine 实现
这 要求 和 表明 数据 维护 和 包含 这
Transmit 和 Receive 数据 FIFOs 这 总线 接口 单位
实现 这 高 速 同步的 总线 handshake
和 包含 这 Burst FIFOs
这 MACSI 设备 使用 一个 全部 duplex architecture 和 pro-
vides sufficient 带宽 在 这 ABus 为 全部 duplex trans-
使命 和 支持 为 通过 parity
图示 3-1
显示
这 MACSI 设备 architecture
TLF11705–2
图示 3-1 MACSI 设备 块 图解
6