首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:268613
 
资料名称:DSPA56371
 
文件大小: 1752.59K
   
说明
 
介绍:
The DSP56371 is a high density CMOS device with 5.0-volt compatible inputs and outputs.
 
 


: 点此下载
  浏览型号DSPA56371的Datasheet PDF文件第2页
2
浏览型号DSPA56371的Datasheet PDF文件第3页
3
浏览型号DSPA56371的Datasheet PDF文件第4页
4
浏览型号DSPA56371的Datasheet PDF文件第5页
5

6
浏览型号DSPA56371的Datasheet PDF文件第7页
7
浏览型号DSPA56371的Datasheet PDF文件第8页
8
浏览型号DSPA56371的Datasheet PDF文件第9页
9
浏览型号DSPA56371的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
6
dsp56371 技术的 数据
freescale 半导体
dsp56371 overview
2.4.4 内部的 buses
至 提供 数据 exchange 在 blocks, 这 下列的 buses 是 执行:
附带的 输入/输出 expansion 总线 (pio_eb) 至 peripherals
程序 记忆 expansion 总线 (pm_eb) 至 程序 记忆
x 记忆 expansion 总线 (xm_eb) 至 x 记忆
y 记忆 expansion 总线 (ym_eb) 至 y 记忆
global 数据 总线 (gdb) 在 寄存器在 这 dma, agu, once, pll, biu 和 pcu, 作 好 作 这 memory-mapped
寄存器 在 这 peripherals
dma 数据 总线 (ddb) 为 carrying dma 数据 在 memories 和/或者 peripherals
dma 地址 总线 (dab) 为 carrying dma 地址 至 memories 和 peripherals
程序 数据 总线 (pdb) 为 carrying 程序 数据 全部地 这 核心
x 记忆 数据 总线 (xdb) 为 carrying x 数据 全部地 这 核心
y 记忆 数据 总线 (ydb) 为 carrying y 数据 全部地 这 核心
程序 地址 总线 (pab) 为 carrying 程序 记忆 地址 全部地 这 核心
x 记忆 地址 总线 (xab) 为 carrying x 记忆 地址 全部地 这 核心
y 记忆 地址 总线 (yab) 为 carrying y 记忆 地址 全部地 这 核心
所有 内部的 buses 在 这 dsp56300 家族 members 是 24-位 buses. 看图示 1.
2.4.5 直接 记忆 进入 (dma)
这 dma 块 有 这 下列的 特性:
六 dma 途径 支承的 内部的 和 外部 accesses
一个-, 二- 和 三-dimensional transfers (包含 圆形的 buffering)
终止-的-块-转移 中断
triggering 从 中断 线条 和 所有 peripherals
2.4.6 pll-为基础 时钟 振荡器
这 时钟 发生器 在这 dsp56300 核心 是 composed 的二 主要的 blocks: 这 pll, which 执行 时钟 输入 分隔,
频率 multiplication, skew 除去 和 这 时钟 发生器(clkgen), 这个 执行 低-电源 分隔 和 时钟 脉冲波
一代. pll-为基础 clocking:
准许 改变 的 低-电源 分隔因素 (df) 没有 丧失 的 锁
提供 输出 时钟 和 skew 除去
提供 一个 宽 范围 的 频率 multiplications (1 至 255),predivider factors (1 至 31), pll 反馈 乘法器 (2 或者
4), 输出 分隔 因素 (1, 2 或者 4) 和 一个 电源-节省 时钟 分隔物 (2
i
: i = 0 至 7) 至 减少 时钟 噪音
这 pll 准许 这 处理器 至 运作 在 一个 高 内部的时钟 频率 使用 一个 低 频率 时钟 输入. 这个 特性 offers
二 立即的 益处:
一个 更小的 频率 时钟 输入 reduces 这 整体的 电磁的 在terference 发生 用 一个 系统.
这 能力 至 oscillate 在 不同的 发生率 减少 费用s 用 eliminating 这 需要 至 增加 额外的 oscillators 至 一个
系统.
便条
这 pll 将 短促地 越过 这 目标频率 当 这 pll 是 第一 使能 或者
当 这 vco 频率 是 修改. 它 是 important 那 当 modifying 这 pll 频率
或者 enabling 这 pll 那 这 二 步伐 程序 定义 在部分 3,
dsp56371 overview
是 followed.
2.4.7 在-碎片 记忆
这 记忆 空间 的 这 dsp56300 核心 是 partitioned 在 program 记忆 空间, x 数据 记忆 空间 和 y 数据 记忆
空间. 这 数据 记忆 空间 是 分隔 在 x 和 y 数据 记忆在 顺序 至 工作 和 这 二 地址 alus 和 至 喂养 二
operands 同时发生地 至 这 数据 alu. 记忆 空间 在cludes 内部的 内存 和 只读存储器 和 能 不 是 expanded 止-碎片.
那里 是 一个 操作指南 patch 单元. 这 patch 单元 是 使用至 patch 程序 只读存储器. 这 记忆 转变 模式 是 使用 至
增加 这 大小 的 程序 内存 作 需要(转变 从 x 数据 内存 和/或者 y 数据 内存).
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com