3 www.fairchildsemi.com
74VHC221A
定时 chart
函数的 描述
1. 保卫-用 状态
这 外部 电容 (cx) 是 全部地 charged 至 v
CC
在
这 保卫-用 状态. 那 意思, 在之前 triggering, 这
Q
P
和 q
N
晶体管 这个 是 连接 至 这 rx/
cx node 是 在 这 止 状态. 二 comparators 那
联系 至 这 定时 的 这 输出 脉冲波, 和 二 谈及-
ence 电压 供应 转变 止. 这 总的 供应 电流
是 仅有的 泄漏 电流.
2. 触发 运作
触发 运作 是 有效的 在 任何 的 这 下列的
三 具体情况. 第一, 这 情况 在哪里 这 一个
输入 是
低, 和 b 输入 有 一个 rising 信号; 第二, 在哪里
这 b 输入 是 高, 和 这 一个 输入 有 一个 下落 信号;
和 第三, 在哪里 这 一个
输入 是 低 和 这 b 输入 是
高, 和 这 clr
输入 有 一个 rising 信号.
之后 一个 触发 变为 有效的, comparators c1 和
c2 开始 运行, 和 q
N
是 转变 在. 这 外部
电容 discharges 通过 q
N
. 这 电压 水平的 在
这 rx/cx node drops. 如果 这 rx/cx 电压 水平的 falls 至
这 内部的 涉及 电压 v
ref
l, 这 输出 的 c1
变为 低. 这 flip-flop 是 然后 重置 和 q
N
转变
止. 在 那 moment c1 stops 但是 c2 持续 operat-
ing.
之后 q
N
转变 止, 这 电压 在 这 rx/cx node 开始
rising 在 一个 比率 决定 用 这 时间 常量 的
外部 电容 cx 和 电阻 rx.
在之上 triggering, 输出 q 变为 高, 下列的
一些 延迟 时间 的 这 内部的 f/f 和 门. 它 stays
高 甚至 如果 这 电压 的 rx/cx 改变 从 下落
至 rising. 当 rx/cx reaches 这 内部的 涉及
电压 v
ref
h, 这 输出 的 c2 变为 低, 这 输出-
放 q 变得 低 和 c2 stops 它的 运作. 那
意思, 之后 triggering, 当 这 电压 水平的 的 这
rx/cx node reaches v
ref
h, 这 ic returns 至 它的
monostable 状态.
和 大 值 的 cx 和 rx, 和 ignoring 这 dis-
承担 时间 的 这 电容 和 内部的 延迟 的 这
ic, 这 宽度 的 这 输出 脉冲波, t
W
(输出), 是 作 fol-
lows:
t
W
(输出)
=
1.0 cx rx
3. 重置 运作
在 正常的 运作, 这 clr
输入 是 使保持 高. 如果
CLR
是 低, 一个 触发 有 非 影响 因为 这 q 输出-
放 是 使保持 低 和 这 触发 控制 f/f 是 重置.
也, q
p
转变 在 和 cx 是 charged 迅速 至 v
CC
.
这个 意思 如果 clr
是 设置 低, 这 ic 变得 在 一个 wait
状态.