飞利浦 半导体 产品 规格
87c524/87c528
80c51 8-位 微控制器
16k/32k, 512 otp, i
2
c, 看门狗 计时器
1999 jul 23
9
additionally, 如果 行为 作 主控:
– generating 开始 和 停止 情况
– 处理 总线 arbitration
– generating 串行 时钟 脉冲 如果 s1bit 是 不 使用.
三 sfrs 控制 这 位-水平的 i
2
c 接口: s1int, s1bit 和
s1scs.
中断 系统
这 中断 结构 的 这 8xc528 是 这 一样 作 那 使用 在 这
80c51, 但是 包含 二 额外的 中断 来源: 一个 为 这
第三 计时器/计数器, t2, 和 一个 为 这 i
2
c 接口. 这 中断
使能 和 中断 priority 寄存器 是 ie 和 ip.
ie: 中断 使能 寄存器
这个 寄存器 是 located 在 地址 a8h. 谈及 至 表格 3.
ie sfr (a8h)
76543210
EA
ES1 ET2 ES ET1 EX1 ET0 EX0
ip: 中断 priority 寄存器
这个 寄存器 是 located 在 地址 b8h. 谈及 至 表格 4.
ip sfr (b8h)
76543210
– PS1 PT2 PS PT1 PX1 PT0 PX0
表格 3.
描述 的 ie 位
MNEMONIC 位 函数
EA ie.7 一般 使能/使不能运转 控制:
0 =
非
中断 是 使能.
1 =
任何
individually 使能 中断 将 是 accepted.
ES1 ie.6 使能
位-水平的 i
2
c i/o
中断
ET2 ie.5 使能
计时器 2
中断
ES ie.4 使能
串行 端口
中断
ET1 ie.3 使能
计时器 1
中断
EX1 ie.2 使能
外部
中断 1
ET0 ie.1 使能
计时器 0
中断
EX0 ie.0 使能
外部
中断 0
表格 4.
描述 的 ip 位
MNEMONIC 位 函数
– ip.7
保留.
PS1 ip.6
位-水平的 i
2
C
中断 priority 水平的
PT2 ip.5
计时器 2
中断 priority 水平的
PS ip.4
串行 端口
中断 priority 水平的
PT1 ip.3
计时器 1
中断 priority 水平的
PX1 ip.2
外部 中断 1
priority 水平的
PT0 ip.1
计时器 0
中断 priority 水平的
PX0 ip.0
外部 中断 0
priority 水平的
这 中断 vector locations 和 这 中断 priorities 是:
源 priority 在里面 水平的
Vector 地址
0003H IE0 最高的
002BH TF2+EXF2
0053H si (i
2
c)
000BH TF0
0013H IE1
001BH TF1
0023H RI+TI 最低