max9311/max9313
1:10 差别的 lvpecl/lvecl/hstl
时钟 和 数据 驱动器
6 _______________________________________________________________________________________
管脚 描述
管脚 名字 函数
1, 9, 16,
25, 32
V
CC
积极的 供应 电压. 绕过 从 v
CC
至 v
EE
和 0.1µf 和 0.01µf 陶瓷的 电容. 放置 这
电容 作 关闭 至 这 设备 作 可能 和 这 小 值 电容 closest 至 这 设备.
2 CLKSEL
时钟 选择 输入 (单独的-结束). 驱动 低 至 选择 这 clk0,
CLK0
输入. 驱动 高 至 选择 这
clk1,
CLK1
输入. 这 clksel 门槛 是 v
BB
. 如果 clksel 是 不 驱动 用 一个 逻辑 信号, 使用 一个 1k
Ω
pulldown 至 v
EE
至 选择 clk0,
CLK0
, 或者 一个 1k
Ω
pullup 至 v
CC
至 选择 clk1,
CLK1
.
3 CLK0 同相 差别的 时钟 输入 0. 内部的 75k
Ω
pulldown 电阻.
4
CLK0
反相的 差别的 时钟 输入 0. 内部的 75k
Ω
pullup 和 pulldown 电阻器.
5V
BB
谈及ence output voltage. connect 至 这 inver德州仪器ng或者noninver德州仪器ngcl ock input 至 provide 一个 reference 为
single-终止ed运算er ati在. when 使用, bypass with 一个 0.01µf ceramic capacitor至 v
c c
; 其它wise, leave 运算en.
6 CLK1 同相 差别的 时钟 输入 1. 内部的 75k
Ω
pulldown 电阻.
7
CLK1
反相的 差别的 时钟 输入 1. 内部的 75k
Ω
pullup 和 pulldown 电阻器.
8V
EE
负的 供应 电压
10
Q9
反相的 q9 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
11 Q9 同相 q9 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
12
Q8
反相的 q8 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
13 Q8 同相 q8 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
14
Q7
反相的 q7 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
15 Q7 同相 q7 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
17
Q6
反相的 q6 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
18 Q6 同相 q6 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
19
Q5
反相的 q5 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
20 Q5 同相 q5 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
21
Q4
反相的 q4 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
22 Q4 同相 q4 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
23
Q3
反相的 q3 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
24 Q3 同相 q3 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
26
Q2
反相的 q2 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
27 Q2 同相 q2 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
28
Q1
反相的 q1 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
29 Q1 同相 q1 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
30
Q0
反相的 q0 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.
31 Q0 同相 q0 输出. 典型地 terminate 和 50
Ω
电阻 至 v
CC
- 2v.