定时 规格
标识 参数 最小值 典型值 最大值 单位
1/t
PM
频率 的 主控 clocks
取决于 在 这 设备 使用 和 这 BCLK
R
/clksel 管脚
MCLK
X
和 MCLK
R
1.536
1.544
2.048
MHz
MHz
MHz
t
WMH
Width 的 主控 时钟 高 MCLK
X
和 MCLK
R
160 ns
t
WML
Width 的 主控 时钟 低 MCLK
X
和 MCLK
R
160 ns
t
RM
上升 时间 的 主控 时钟 MCLK
X
和 MCLK
R
50 ns
t
FM
下降 时间 的 主控 时钟 MCLK
X
和 MCLK
R
50 ns
t
铅
时期 的 位 时钟 485 488 15.725 ns
t
WBH
Width 的 位 时钟 高 (v
IH
= 2.2v) 160 ns
t
WBL
Width 的 位 时钟 低 (v
IL
= 0.6v) 160 ns
t
RB
上升 时间 的 位 时钟 (t
铅
= 488ns) 50 ns
t
FB
下降 时间 的 位 时钟 (t
铅
= 488ns) 50 ns
t
SBFM
设置-向上 时间 从 BCLK
X
高 至 MCLK
X
下落 边缘.
(第一 位 时钟 之后 这 leading 边缘 的 FS
X
)
100 ns
t
HBF
支持 时间 从 位 时钟 低 至 这 框架 同步
(长 框架 仅有的)
0ns
t
SFB
设置-向上 时间 从 框架 同步 至 位 时钟 (长 框架 仅有的) 80 ns
t
HBFI
支撑 时间 从 3rd 时期 的 位 时钟 FS
X
或者 FS
R
低 至 框架 同步 (长 框架 仅有的)
100 ns
t
DZF
延迟 时间 至 有效的 数据 从 FS
X
或者 BCLK
X
, whichever comes 后来的
和 延迟 时间 从 FS
X
至 数据 输出 无能.
(c
L
= 0pF 至 150pf)
20 165 ns
t
DBD
延迟 时间 从 BCLK
X
高 至 数据 有效的.
(加载 = 150pF 加 2 LSTTL 负载)
0 180 ns
t
DZC
延迟 时间 从 BCLK
X
低 至 数据 输出 无能. 50 165 ns
t
SDB
设置-向上 时间 从 D
R
有效的 至 BCLK
r/x
低. 50 ns
t
HBD
支撑 时间 从 BCLK
r/x
低 至 D
R
invalid. 50 ns
t
支撑
支持 时间 从 位 时钟 高 至 框架 同步
(短的 框架 仅有的)
0ns
t
SF
设置-向上 时间 从 FS
x/r
至 BCLK
x/r
低
(短的 框架 同步 脉冲波) - 便条 1
80 ns
t
HF
支撑 时间 从 BCLK
x/r
低 至 FS
x/r
低
(短的 框架 同步 脉冲波) - 便条 1
100 ns
t
XDP
延迟 时间 至 TS
X
低 (加载 = 150pF 加 2 LSTTL 负载) 140 ns
t
WFL
最小 宽度 的 这 Frame 同步 脉冲波 (低 水平的)
64kbit/s 运行 模式)
160 ns
图示 1:
64kbits/s 定时 图解 (看 next 页 为 完全 定时).
便条 1:
为 短的 框架 同步 定时 FS
X
和 FS
R
必须 go 高 当 它们的 各自的 位 clocks 是 高.
FSx
FS
R
ETC5054 - ETC5057
7/18