SLAS344A
–
january 2002
–
修订 二月 2002
8
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
msp430x43x 终端 功能 (持续)
终端
PN
i/o
PZ
i/o
描述
名字 非.
i/o
名字 非.
i/o
描述
p2.4/utxd0 55 i/o p2.4/utxd0 75 i/o 一般-目的数字的 i/o / transmit 数据 输出
—
USARt0/uart模式
p2.3/tb2 56 i/o p2.3/tb2 76 i/o
一般-目的 数字的 i/o / 计时器_b3 ccr2.
俘获: cci2a/cci2b 输入, 对比: out2 输出
p2.2/tb1 57 i/o p2.2/tb1 77 i/o
一般-目的 数字的 i/o / 计时器_b3 ccr1.
俘获: cci1a/cci1b 输入, 对比: out1 输出
p2.1/tb0 58 i/o p2.1/tb0 78 i/o
一般-目的 数字的 i/o / 计时器_b3 ccr0.
俘获: cci0a/cci0b 输入, 对比: out0 输出
p2.0/ta2 59 i/o p2.0/ta2 79 i/o
一般-目的 数字的 i/o / 计时器_一个
俘获: cci2a 输入, 对比: out2 输出
p1.7/ca1 60 i/o p1.7/ca1 80 i/o 一般-目的 数字的 i/o / 比较器_一个 输入
p1.6/ca0 61 i/o p1.6/ca0 81 i/o 一般-目的 数字的 i/o / 比较器_一个 输入
p1.5/taclk/
ACLK
62 i/o
p1.5/taclk/
ACLK
82 i/o
一般-目的 数字的 i/o / 计时器_一个, 时钟 信号 taclk 输入 /
aclk 输出 (分隔 用 1, 2, 4, 或者 8)
p1.4/tbclk/
SMCLK
63 i/o
p1.4/tbclk/
SMCLK
83 i/o
一般-目的数字的 i/o / 输入 时钟 tbclk
—
计时器_b3 / submain
系统 时钟 smclk 输出
p1.3/tbouth/
SVSOUT
64 i/o
p1.3/tbouth/
SVSOut
84 i/o
一般-目的数字的 i/o / 转变 所有 pwm 数字的 输出 端口 至 高
阻抗
—
计时器_b3 tb0 至 tb2 / svs: 输出 的 svs 比较器
p1.2/ta1 65 i/o p1.2/ta1 85 i/o
一般-目的 数字的 i/o / 计时器_一个, 俘获: cci1a, compare:
out1 输出
p1.1/ta0/mclk 66 i/o p1.1/ta0/mclk 86 i/o
一般-目的数字的 i/o / 计时器_一个. 俘获: cci0b / mclk 输出.
便条: ta0 是 仅有的 一个 输入 在 这个 管脚.
p1.0/ta0 67 i/o p1.0/ta0 87 i/o
一般-目的 数字的 i/o / 计时器_一个. 俘获: cci0a input,
对比: out0 输出
XT2OUT 68 O XT2OUT 88 O 输出 终端 的 结晶 振荡器 xt2
XT2IN 69 I XT2IN 89 I
输入 端口 为 结晶 振荡器 xt2. 仅有的 标准 crystals 能 是
连接.
tdo/tdi 70 i/o tdo/tdi 90 i/o
测试 数据 输出 端口. tdo/tdi 数据 输出 或者 程序编制 数据 输入
终端
TDI 71 I TDI 91 I
测试 数据 输入. tdi 是 使用 作 一个 数据 输入 端口. 这 设备 保护
fuse 是 连接 至 tdi.
TMS 72 I TMS 92 I
测试 模式 选择. tms 是 使用 作 一个 输入 端口 为 设备 程序编制
和 测试.
TCK 73 I TCK 93 I 测试 时钟. tck 是 这 时钟 输入 端口 为 设备 程序编制 和 测试.
rst/nmi 74 I rst/nmi 94 I
一般-目的 数字的 i/o / 重置 输入 或者 nonmaskable 中断 输入
端口
p6.0/a0 75 i/o p6.0/a0 95 i/o 一般-目的 数字的 i/o / 相似物 输入 a0
–
12-位 模数转换器
p6.1/a1 76 i/o p6.1/a1 96 i/o 一般-目的 数字的 i/o / 相似物 输入 a1
–
12-位 模数转换器
p6.2/a2 77 i/o p6.2/a2 97 i/o 一般-目的 数字的 i/o / 相似物 输入 a2
–
12-位 模数转换器
AV
SS
78 AV
SS
98
负的 终端 那 供应 svs, brownout, 振荡器, fll+,
比较器_一个, 端口 1, 和 lcd resistive 分隔物 电路系统.
DV
SS1
79 DV
SS1
99
数字的 供应 电压, 负的 终端. 供应 所有 数字的 部分,
除了 那些 这个 是 有提供的 通过 av
CC
/av
SS
.
AV
CC
80 AV
CC
100
积极的 终端 那 供应 svs, brownout, 振荡器, fll+,
比较器_一个, 端口 1, 和 lcd resistive 分隔物 电路系统; 必须 不
电源 向上 较早的 至 dv
CC1
/dv
CC2
.