7
数据 薄板 m14522ej3v0ds
µ
pd4482162, 4482182, 4482322, 4482362
块 图解
[
µ
µµ
µ
pd4482162,
µ
µ µ
µ
PD4482182]
地址
寄存器
二进制的
计数器
和 逻辑
CLR Q0
Q1
字节 1
写 寄存器
字节 1
写 驱动器
8/9
字节 2
写 寄存器
字节 2
写 驱动器
8/9
使能
寄存器
行 和 column
记忆 cell 排列
1,024 rows
512
×
16 columns
(8,388,608 位)
512
×
18 columns
(9,437,184 位)
输出
寄存器
输出
缓存区
输入
寄存器
16/18
17 19
a0, a1
A1’
A0’
16/18
2
16/18
a0 至 a18
模式
/adv
CLK
/交流
/ap
/bw1
/bw2
/bwe
/gw
/ce
CE2
/ce2
/g
i/o1 至 i/o16
i/op1 至 i/op2
使能 延迟
寄存器
ZZ
电源 向下 控制
Decoders
19
burst sequence
[
µ
µµ
µ
pd4482162,
µ
µµ
µ
PD4482182]
interleaved burst sequence 表格 (模式 = v
DD
)
外部 地址 a18 至 a2, a1, a0
1st burst 地址 a18 至 a2, a1, /a0
2nd burst 地址 a18 至 a2, /a1, a0
3rd burst 地址 a18 至 a2, /a1, /a0
直线的 burst sequence 表格 (模式 = v
SS
)
外部 地址 a18 至 a2, 0, 0 a18 至 a2, 0, 1 a18 至 a2, 1, 0 a18 至 a2, 1, 1
1st burst 地址 a18 至 a2, 0, 1 a18 至 a2, 1, 0 a18 至 a2, 1, 1 a18 至 a2, 0, 0
2nd burst 地址 a18 至 a2, 1, 0 a18 至 a2, 1, 1 a18 至 a2, 0, 0 a18 至 a2, 0, 1
3rd burst 地址 a18 至 a2, 1, 1 a18 至 a2, 0, 0 a18 至 a2, 0, 1 a18 至 a2, 1, 0