preliminarycat24wc32/64
4
doc. 非. 25053-00 2/98 s-1
函数的 描述
这 cat24wc32/64 支持 这 i
2
c 总线 数据 trans-
使命 协议. 这个 inter-整体的 电路 总线 proto-
col 定义 任何 设备 那 发送 数据 至 这 总线 至 是
一个 传输者 和 任何 设备 接到 数据 至 是 一个
接受者. 这 转移 是 控制 用 这 主控 设备
这个 发生 这 串行 时钟 和 所有 开始 和
停止 情况 为 总线 进入. 这 cat24wc32/64
运作 作 一个 从动装置 设备. 两个都 这 主控 设备 和
从动装置 设备 能 运作 作 也 传输者 或者 re-
ceiver, 但是 这 主控 设备 控制 这个 模式 是
使活动.
管脚 描述
scl:
串行 时钟
这 串行 时钟 输入 clocks 所有 数据 transferred 在 或者
输出 的 这 设备.
sda:
串行 数据/地址
这 双向的 串行 数据/地址 管脚 是 使用 至
转移 所有 数据 在 和 输出 的 这 设备. 这 sda 管脚
是 一个 打开 流 输出 和 能 是 线-ored 和 其它
打开 流 或者 打开 集电级 输出.
a0, a1, a2:
设备 地址 输入
这些 管脚 是 hardwired 或者 left unconnected (为 hard-
ware 兼容性 和 cat24wc16). 当 hardwired,
向上 至 第八 cat24wc32/64s 将 是 addressed 在 一个
单独的 总线 系统 (谈及 至 设备 寻址 ). 当
这 管脚 是 left unconnected, 这 default 值 是
zeros.
wp:
写 保护
这个 输入, 当 系 至 地, 准许 写 行动 至
这 全部 记忆. 为 cat24wc32/64 当 这个 管脚
是 系 至 vcc, 这 全部 记忆 是 写 保护.
当 left floating, 记忆 是 unprotected.
5020 fhd f05
图示 3. 开始/停止 定时
图示 2. 写 循环 定时
图示 1. 总线 定时
开始 位
SDA
停止 位
SCL
5020 fhd f04
t
WR
停止
情况
开始
情况
地址
ack8th 位
字节 n
SCL
SDA
5020 fhd f03
t
高
SCL
sda 在
sda 输出
t
低
t
F
t
低
t
R
t
BUF
t
su:sto
t
su:dat
t
hd:dat
t
hd:sta
t
su:sta
t
AA
t
DH