首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:329247
 
资料名称:FM1608-120-P
 
文件大小: 104.34K
   
说明
 
介绍:
64Kb Bytewide FRAM Memory
 
 


: 点此下载
  浏览型号FM1608-120-P的Datasheet PDF文件第1页
1
浏览型号FM1608-120-P的Datasheet PDF文件第2页
2
浏览型号FM1608-120-P的Datasheet PDF文件第3页
3

4
浏览型号FM1608-120-P的Datasheet PDF文件第5页
5
浏览型号FM1608-120-P的Datasheet PDF文件第6页
6
浏览型号FM1608-120-P的Datasheet PDF文件第7页
7
浏览型号FM1608-120-P的Datasheet PDF文件第8页
8
浏览型号FM1608-120-P的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
Ramtron FM1608
28July2000 4/12
循环. 因此, 任何 运作 包含 读 或者 写
能 出现 immediately 下列的 一个 写. 数据 polling,
一个 技巧 使用 和 eeproms 至 决定 如果 一个
写 是 完全, 是 unnecessary.
-承担 运作
这 前-承担 运作 是 一个 内部的 情况
在哪里 这 状态 的 这 记忆 是 准备好 为 一个 新
进入. 所有 记忆 循环 组成 的 一个 记忆
进入 和 一个 前-承担. 这 前-承担 是 用户
initiated 用 带去 这 /ce 信号 高 或者 inactive. 它
必须 仍然是 高 为 在 least 这 最小 前-承担
定时 规格.
这 用户 dictates 这 beginning 的 th是 运作
自从 一个 前-承担 将 不 begin 直到 /ce rises.
不管怎样 这 设备 有 一个 最大 /ce 低 时间
规格 那 必须 是 satisfied.
忍耐力 和 记忆 architecture
数据 保持 是 specified 在 这 电的
规格 在下. 这个 部分 elaborates 在 这
relationship 在 数据 保持 和 忍耐力.
fram 提供 substantially 高等级的 写 忍耐力
比 其它 nonvolatile memories. 在之上 一个 确实
水平的, 不管怎样, 这 效应 的 在creasing 记忆
accesses 在 fram 生产 一个 增加 在 这 软
错误 比率. 那里 是 一个 高等级的 likelihood 的 数据 丧失 但是
这 记忆 持续 至 函数 合适的. 这个
效应 变为 重大的 仅有的 之后 100 million (1e8)
读/写 循环, far 更多 比 允许 用 其它
nonvolatile 记忆 科技.
忍耐力 是 一个 软 规格. 因此, 这 用户
将 运作 这 设备 和 不同的 水平 的 cycling
为 不同的 portions 的 这 记忆. 为 例子,
核心的 数据 needing 这 最高的 reliability 水平的 可以
是 贮存 在 记忆 locations 那 receive
comparatively few 循环. 数据 和 frequent 改变
或者 shorter-期 使用 可以 是 located 在 一个 范围
接到 许多 更多 循环. 一个 scratchpad 范围,
needing little 如果 任何 保持 能 是 cycled virtually
没有 限制.
内部, 一个 fram 运作 和 一个 读 和 restore
mechanism 类似的 至 一个 dram. 因此, 各自 循环,
是 它 读 或者 写, involves 一个 改变 的 状态. 这
记忆 architecture 是 为基础 在 一个 排列 的 rows 和
columns. 各自 一个ccess 导致 一个 忍耐力 循环 为
一个 全部 行. 因此, 数据 locations targeted 为
substantially differing 号码 的 循环 应当 不
是 located 在里面 这 一样 行. 至 balance 这
忍耐力 循环 和 准许 这 用户 这 最大
flexibility, 这Fm1608 雇用 一个 唯一的 记忆
organization 作 描述 在下.
这 记忆 排列 是 分隔 在 8 blocks, 各自 1kx8.
这 3-upper 地址 线条 decode 这 块 选择
作 显示 在 图示 2. 数据 targeted 为 significantly
不同的 号码 的 循环 should 是 located 在
独立的 blocks 自从 记忆 rows 做 不 扩展
横过 块 boundaries.
图示 2. 地址 blocks
各自 块 的 1kx8 组成 的 256 rows 和 4
columns. 这 地址 线条 a0-a7 decode 行
选择 和 a8-a9 线条 decode column 选择.
这个 scheme facilitates 一个 相当地 uniform
分发 的 循环 横过 这 rows 的 一个 块. 用
准许 这 地址 lsbs 至 decode 行 选择,
这 用户 避免 应用 多样的 循环 至 这 一样
行 当 accessing sequential 数据. 为 例子, 256
字节 能 是 accessedsequentially 没有 accessing
这 一样 行 两次. 在 这个 例子, 一个 循环 将
是 应用 至 各自 行. 一个 全部 块 的 1kx8 能
是 读 或者 写 和 仅有的 四 循环 应用 至
各自 行. 图示 3 illustrates 这 organization 在里面 一个
记忆 block.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com