ds245bl 版本 1.6 © future 技术 设备 intl. 有限公司. 2005 页 10 的 24
ft245bl usb 先进先出 ( usb - 并行的 ) i.c.
电源 和 地 组
Pin# 信号 类型 描述
6
3V3OUT 输出 3.3 volt 输出 从 这 整体的 l.d.o. 调整器 这个 管脚 应当 是 decoupled
至 地 使用 一个 33nf 陶瓷的 电容 在 关闭 proximity 至 这 设备 管脚. 它的
首要的 目的 是 至 提供 这 内部的 3.3v 供应 至 这 usb transceiver cell
和 这 rstout# 管脚. 一个 小 数量 的 电流 (<= 5ma) 能 是 描绘 从
这个 管脚 至 电源 外部 3.3v 逻辑 如果 必需的.
3,26
VCC PWR +4.35 volt 至 +5.25 volt vcc 至 这 设备 核心, ldo 和 毫无-先进先出 接口
管脚.
13
VCCIO PWR +3.0 volt 至 +5.25 volt vcc 至 这 先进先出 接口 管脚 10..12, 14..16 和 18..25.
当 接合 和 3.3v 外部 逻辑 在 一个 总线 powered 设计 连接
vccio 至 一个 3.3v 供应 发生 从 这 usb 总线. 当 接合 和
3.3v 外部 逻辑 在 一个 自 powered 设计 连接 vccio 至 这 3.3v 供应
的 这 外部 逻辑. 否则 连接 至 vcc 至 驱动 输出 在 5v cmos 水平的.
9,17
地 PWR 设备 - 地面 供应 管脚
30
AVCC PWR 设备 - 相似物 电源 供应 为 这 内部的 x8 时钟 乘法器
29
AGND PWR 设备 - 相似物 地面 供应 为 这 内部的 x8 时钟 乘法器
便条 1 :
在 输入 模式, 这些 管脚 是 牵引的 至 vccio 通过 内部的 200k 电阻器. 这些 能 是 编写程序 至
gently 拉 低 在 usb suspend ( pwren# = “1” ) 用 设置 这个 选项 在 这 可擦可编程只读存储器.
便条 2:
在 设备 重置, 这些 管脚 是 触发-状态 但是 牵引的 向上 至 vccio 通过 内部的 200k 电阻器.
便条 3:
在 设备 重置, 这些 管脚 是 触发-状态 但是 牵引的 向上 至 vcc 通过 内部的 200k 电阻器.