µ
PD705100
7
1. 管脚 功能
1.1 管脚 功能
管脚 名字 输入/输出 函数 在 支撑 在 重置
a2-a27 tristate 输出 地址 总线 hi-z H
a28-a31/cs0-cs3
便条
地址 总线/碎片 选择 hi-z/h H
d0-d31 tristate 输入/输出 双向的 数据 总线 hi-z hi-z
be0, be1 tristate 输出 indicates 这个 数据 总线 能 是 使用 hi-z H
为 数据 进入.
be2/bh indicates 进入 至 d16-d23/字节 或者 hi-z H
halfword 进入.
be3/a1 indicates 大多数 重大的 字节 进入/a1 hi-z H
地址.
st0-st3 indicates 这 状态 的 一个 总线. hi-z 0101
BCYST indicates 这 开始 的 一个 总线 循环. hi-z H
r/w indicates whether 这 总线 循环 是 hi-z H
一个 读 或者 写 循环.
准备好 输入 terminates 一个 总线 循环. - -
HLDRQ requests 总线 mastership. - -
HLDAK 输出 回馈 至 hldrq L H
SIZ16B 输入 fixes 这 总线 宽度 至 16 位. - -
NMI nonmaskable 中断 要求 - -
INT maskable 中断 要求 - -
intv0-intv3 indicates 一个 中断 水平的. - -
BCLK 总线 时钟 输入 - -
CMODE specifies 这 频率 比率 为 这 - -
外部 总线 和 这 内部的 电路.
ASEL 选择 a28-a31/cs0-cs3. - -
重置 resets 这 内部的 状态. - -
V
DD
- 供应 积极的 电源. - -
地 地面 潜在的 - -
便条
当 使用 为 一个 碎片 选择 信号, 这个 是 使保持 在 这 高 水平的.