5
HIP0050
管脚 描述
V
CC
电源 管脚
这 v
CC
管脚 是 这 积极的 5v 逻辑 电压 供应 输入 为
这 ic. 这 正常的 运行 电压 范围 是 4.5v 至 5.5v.
当 切换 在, 这 por forces 所有 输出 止.
sck 串行 时钟 管脚
sck 是 这 时钟 输入 为 这 spi 接口. 输出 开关
控制 数据 是 clocked 在 一个 第八 平台 变换 寄存器 在
这 rising 边缘 的 一个 外部 时钟. 这个 输入 有 一个 施密特
触发.
si 串行 数据 在 管脚
si 是 这 串行 数据 输入 管脚 为 这 spi 接口. 这 第八
电源 输出 是 控制 用 这 串行 数据 通过 这 输出
数据 缓存区. 这个 输入 有 一个 施密特 触发.
str strobe 管脚 为 这 spi 接口
当 这 str 管脚 是 高, 数据 从 这 8-位 变换 寄存器 是
passed 在 这 输出 数据 缓存区 在哪里 它 控制 这 在-
止 状态 的 各自 输出 驱动器. 这 数据 是 latched 在 这
输出 数据 缓存区 当 str 变得 低. 这个 输入 有 一个
施密特 触发.
所以 串行 数据 输出 管脚
这 串行 数据 输出 准许 其它 ics 至 是 serially 倾泻.
为 例子, 一个 10-位 led 驱动器 将 是 located behind 这
hip0050. 一个 controlling 微处理器 将 然后 时钟 输出
18-位 的 信息 和 同时发生地 strobe 两个都 部分.
这 倾泻 ics 将 是 这 一样 或者 不同的 从 这
hip0050.
dr0 - dr7 输出 0 thru 7
这 流 输出 管脚 的 这 dmos 电源 驱动器 是 capa-
ble 的 sinking 300ma. 各自 输出 有 短的 电路 保护
至 independently 关闭 这 输出 下面 过度的 高
加载 电流 情况.
flt 故障 标记
这 故障 flag 管脚 indicates 一个 在-电流 在 任何 一个 的 这
输出 驱动器. (它 是 不 一个 指示信号 为 这 热的 关闭
模式.) 这
flt 输出 是 起作用的 低 和 能 下沉 1.6ma
当 使活动. 当 latched 低, 它 将 仍然是 latched 直到
这 next 数据 strobe.
en 使能 管脚
这 使能 管脚 是 一个 起作用的 低 使能 函数 为 所有 第八
输出 驱动器. 当
en 是 高, 驱动 从 这 输出 数据
缓存区 是 使保持 低 和 所有 输出 驱动器 是 无能. 当
en 是 低, 这 输出 驱动器 是 使能 和 数据 在 这 8-位
变换 寄存器 是 transparent 至 这 输出 数据 缓存区. 这个 输入
有 一个 施密特 触发.
lgnd 和 地 管脚
这 lgnd 管脚 是 这 5v 逻辑 供应 地面 为 这 ic 和
地 是 一个 一般 地面 为 这 电源 输出 驱动器.
图示 2. 最大 单独的 脉冲波 活力 safe 运行 范围 为 各自 clamped 输出 驱动器, t
一个
= 25
o
C
0.1 1 10 100
1
10
100
时间 (ms)
活力 (mj)
safe 运行 范围
在下 线条
1000