4
8-位 ycbcr format
当 8-位 ycbcr format 是 选择, 这 数据 是 latched 在
各自 rising 边缘 的 clk2. 这 pixel 数据 必须 是 [Cb Y Cr Y’
Cb Y Cr Y’ . . . ], 和 这 第一 起作用的 数据 各自 scan 线条 正在
cb 数据. 这 pixel 输入 定时 是 显示 在 图示 1.
作 输入,
blank, hsync, 和 vsync 是 latched 在
各自 rising 边缘 的 clk2. 作 输出,
blank, hsync, 和
vsync 是 输出 下列的 这 rising 边缘 的 clk2. 如果 这
CLK 管脚 是 configured 作 一个 输入, 它 是 ignored. 如果 configured
作 一个 输出, 它 是 一个-half 这 clk2 频率.
16-位 ycbcr format
当 16-位 ycbcr format 是 选择, 这 pixel 数据 是
latched 在 这 rising 边缘 的 clk2 当 clk 是 低. 这
pixel 输入 定时 是 显示 在 图示 2.
作 输入,
blank, hsync, 和 vsync 是 latched 在 这
rising 边缘 的 clk2 当 clk 是 低. 作 输出,
hsync,
vsync, 和 blank 是 输出 下列的 这 rising 边缘 的
CLK2 当 CLK 是 高. 在 这些 模式 的 运作, CLK 是
一个-half 这 clk2 频率.
8-位 bt.656 format
当 bt.656 format 是 选择, 数据 是 latched 在 各自
rising 边缘 的 clk2. 这 pixel 输入 定时 是 显示 在
图示 3. 这 figure 显示 这 eav 代号 在 这 终止 的 这
线条. 这 format 的 这 sav 和 eav 代号 是 显示 在
表格 3.
这 bt.656 输入 将 也 包含 ancillary 数据 至 加载 这
vbi 或者 rtci 数据 寄存器. 这 hmp817x 将 使用 这
ancillary 数据 当 使能 在 这 VBI 数据 输入 和 定时
i/o 寄存器. 这 ancillary 数据 formats 和 这 使能
寄存器 是 描述 后来的 在 这个 数据 薄板.
作 输入, 这
blank, hsync, 和 vsync 管脚 是
ignored 自从 所有 定时 是 获得 从 这 eav 和 sav
sequences 在里面 这 数据 stream. 作 输出,
blank,
hsync 和 vsync 是 输出 下列的 这 rising 边缘 的
clk2. 如果 这 CLK 管脚 是 configured 作 一个 输入, 它 是 ignored. 如果
configured 作 一个 输出, 它 是 一个-half 这 clk2 频率.
图示 1. pixel 输入 定时 - 8-位 ycbcr
图示 2. pixel 输入 定时 - 16-位 ycbcr
cb 0 y 0 cr 0 y 1 cb 2 y 2
CLK2
p8-p15
BLANK
(输入)
y n
BLANK
(输出)
y 0y 1y 2y 3y 4y 5
CLK
p8-p15
BLANK
(输入)
cb 0 cr 0 cb 2 cr 2 cb 4 cr 4p0-p7
CLK2
y n
cr n-1
BLANK
(输出)
hmp8170, hmp8171, hmp8172, hmp8173