3-233
处理 elements 所以 那 它们 是 使能 once 为 各自
时间
eni 是 抽样 低. 这个 模式 降低 这
处理 pipeline latency, 和 这 latency 的 这 部分’s
串行 接口 当 conserving 电源.
便条: 这
有效的 输入 样本 比率 至 这 内部的 处理
elements 是 equal 至 这 频率 和 这个
ENI 是
asserted “low”.
在 interpolated 输入 模式, 这 eni 输入 是 使用 至 insert
zeroes 在 这 输入 数据 样本. 这个 处理
增加 这 输入 样本 比率 至 这 处理 elements
这个 改进 这 时间 决议 的 这 处理 chain.
当
eni 是 抽样 “high” 用 clk, 一个 零 是 输入 在 这
处理 pipeline. 当
eni 是 抽样 “low” 这 输入
数据 是 喂养 在 这 pipeline.
便条: 预定的 至 这 nature 的 这
比率 改变 运作, 仔细考虑 必须 是 给 至
这 范围调整 和 interpolation filtering 必需的 为 一个
particular 比率 改变 因素.
在 也 这 gated 或者 interpolated 输入 模式, 这
Synthesizer NCO 是 gated 用 这
ENI 输入. 这个 仅有的 准许
clocking 的 这 nco 当 外部 样本 是 输入 至 这
处理 pipeline. 作 一个 结果, 这 NCO 频率 必须 是
设置 相关的 至 这 输入 样本 比率, 不 这 clk 比率 (看
synthesizer/mixer 部分).
便条: 仅有的 fixed
interpolation 比率 应当 是 使用 当 运行 这
部分 在 interpolated 模式 在 这 输入 控制.
输入 水平的 探测器
这 输入 水平的 探测器 发生 一个 一个-位 错误 信号 为
一个 外部 如果 agc filter 和 放大. 这 错误 信号 是
发生 用 comparing 这 巨大 的 这 输入 样本
至 一个 用户 可编程序的 门槛. 这 hi/lo 管脚 是 然后
驱动 “high” 或者 “low” 取决于 这 relationship 的 它的
巨大 至 这 门槛. 这 sense 的 这 hi/lo 管脚 是
可编程序的 所以 那 一个 巨大 exceeding 这 门槛
能 也 是 represented 作 一个 “high” 或者 “low” 逻辑 状态.
这 门槛 和 这 sense 的 这 hi/lo 管脚 是 configured
用 加载 这 适合的 控制 寄存器 通过 这
微处理器 接口 (看 tables 8 和 12).
这 高/低 输出 能 是 整体的 用 一个 外部 循环
filter 至 关闭 一个 AGC 循环. 使用 这个 方法 这 增益 的 这
循环 forces 这 median 巨大 的 这 输入 样本 至
这 门槛. 当 这 巨大 的 half 这 样本 是
在之上 这 门槛 和 half 是 在下, 这 错误 信号 是
整体的 至 零 用 这 循环 filter.
这 algorithm 为 determining 这 巨大 的 这 complex
输入 是 给 用:
mag(i,q) = |I| + .375 x |Q| 如果 |I| > |Q| (eq. 1)
或者:
mag(i,q) = |Q| + .375 x |i| 如果 |Q| > |I|, (eq. 2)
使用 这个 algorithm, 这 巨大 的 complex 输入 能
是 estimated 和 一个 错误 的 <0.55db 或者 大概
6.5%. 为 real 输入, 这 巨大 探测器 减少 至 一个
一个 绝对 值 探测器 和 negligible 错误.
便条: 一个 外部 agc 循环 使用 这 输入 水平的
探测器 将 go unstable 为 一个 real sine 波 输入
谁的 频率 是 exactly 一个 quarter 的 这 样本
比率 (f
S
/4). 这 水平的 探测器 responds 至 此类 一个
输入 用 producing 一个 正方形的 波 输出 和 一个 50%
职责 循环 为 一个 宽 范围 的 门槛. 这个 正方形的
波 integrates 至 零, 表明 非 错误 为 一个 范围
的 输入 信号 amplitudes.
synthesizer/mixer
这 synthesizer/mixer spectrally shifts 这 输入 信号 的
interest 至 直流 为 subsequent baseband filtering. 这个
函数 是 执行 用 使用 一个 complex 乘法器 至
乘以 这 输入 和 这 输出 的 一个 quadrature numerically
控制 振荡器 (nco). 这 乘法器 运作 是:
I
输出
= i
在
x cos (
ω
c
) - q
在
x sin (
ω
c
) (eq. 3)
Q
输出
= i
在
x sin (
ω
c
) + q
在
x cos (
ω
c
) (eq. 4)
这 complex 乘法器 输出 是 rounded 至 12 位. 为 real
输入 这个 运作 是 类似的 至 那 执行 用 一个
quadrature downconverter. 为 complex 输入, 这
synthesizer/mixer 功能 作 一个 单独的-sideband 或者 image
reject mixer 这个 shifts 这 频率 的 这 complex
样本 没有 generating images.
变换 reg
同步
REG
同步
CFLD
COF
COFSYNC
sin/cos
只读存储器
REG
REG
至 complex 乘法器
SINCOS
ph0-1
LOTP
运输车
频率
†
加载 运输车
频率
†
阶段 补偿
†
32
32
8
2
10 10
MUX
0
COF
MUX
0
加载
†
阶段
ACCUMULATOR
CF
COF
使能
†
R
E
G
REG
+
REG
+
REG
R
E
G
R
E
G
控制 通过
微处理器 接口.
†
图示 2. synthesizer nco
11
HSP50110