飞利浦 半导体
SC16C652B
双 uart 和 32-字节 fifos 和 irda encoder/解码器
产品 数据 rev. 03 — 10 12月 2004 7 的 44
9397 750 14452
© koninklijke 飞利浦 electronics n.v. 2004. 所有 权利 保留.
rtsa,
RTSB
33, 22 23, 15 O
要求 至 send (起作用的-低).
这些 输出 是 有关联的 和 单独的
uart 途径, 一个 通过 b. 一个 逻辑 0 在 这 rts 管脚 indicates 这 传输者
有 数据 准备好 和 waiting 至 send. Writing 一个 逻辑 1 在 这 modem 控制 寄存器
mcr[1] 将 设置 这个 管脚 至 一个 逻辑 0, 表明 数据 是 有. 之后 一个 重置 这个
管脚 将 是 设置 至 一个 逻辑 1. 这个 管脚 有 非 效应 在 这 UART’s transmit 或者 receive
运作.
rxa,
RXB
5, 4 4, 3 I
receive 数据 一个, b.
这些 输入 是 有关联的 和 单独的 串行 频道
数据 至 这 SC16C652B receive 输入 电路, 一个-b. 这 RX 信号 将 是 一个 逻辑 1
在 重置, 空闲 (非 数据), 或者 当 这 传输者 是 无能. 在 这 local
循环-后面的 模式, 这 rx 输入 管脚 是 无能 和 tx 数据 是 连接 至 这
uart rx 输入, 内部.
txa, txb 7, 8 5, 6 O
transmit 数据 一个, b.
这些 输出 是 有关联的 和 单独的 串行 transmit
频道 数据 从 这 sc16c652b. 这 tx 信号 将 是 一个 逻辑 1 在 重置,
空闲 (非 数据), 或者 当 这 传输者 是 无能. 在 这 local 循环-后面的
模式, 这 tx 输出 管脚 是 无能 和 tx 数据 是 内部 连接 至 这
uart rx 输入.
表格 2: 管脚 描述
…continued
标识 管脚 类型 描述
LQFP48 HVQFN32