飞利浦 半导体
ISP1161A
全部-速 usb 单独的-碎片 host 和 设备 控制
产品 数据 rev. 03 — 23 12月 2004 9 的 134
9397 750 13962
© koninklijke 飞利浦 electronics n.v. 2004. 所有 权利 保留.
DACK2 28 I 直流 DMA acknowledge 输入; 当 不 在 使用, 这个 管脚 必须
是 连接 至 v
CC
通过 一个 外部 10 k
Ω
电阻
INT1 29 O hc 中断 输出; 可编程序的 水平的, 边缘 triggered
和 极性; 看 部分 10.4.1
INT2 30 O 直流 中断 输出; 可编程序的 水平的, 边缘 triggered
和 极性; 看 部分 13.1.4
测试 31 O 测试 输出; 使用 为 测试 目的 仅有的; 这个 管脚 是 不
连接 在 正常的 运作
重置 32 I 重置 输入 (施密特 触发); 一个 低 水平的 生产 一个
异步的 重置 (内部的 拉-向上 电阻)
ndp_sel 33 I indicates 至 这 hc 软件 这 号码 的 downstream
端口 (ndp) 呈现:
0 —
选择 1 downstream 端口
1 —
选择 2 downstream 端口
仅有的 改变 这 值 的 这 ndp field 在 这
hcrhdescriptora 寄存器; 两个都 端口 将 总是 是
使能; 看 部分 10.3.1
(内部的 拉-向上 电阻)
EOT 34 I DMA 主控 设备 至 inform 这 ISP1161A 的 终止 的 DMA
转移; 起作用的 水平的 是 可编程序的; 看 部分 10.4.1
DGND 35 - 数字的 地面
d_suspend 36 O 直流 ‘suspend’ 状态 指示信号 输出; 起作用的 高
d_wakeup 37 I 直流 wake-向上 输入; 发生 一个 偏远的 wake-向上 从
‘suspend’ 状态 (起作用的 高); 当 不 在 使用, 这个 管脚
必须 是 连接 至 DGND 通过 一个 外部 10 k
Ω
电阻
(内部的 拉-向下 电阻)
GL 38 O goodlink led 指示信号 输出 (打开-流, 8 毫安); 这
LED 是 default 在, blinks 止 在之上 USB traffic; 至 连接
一个 led 使用 一个 序列 电阻 的 470
Ω
(v
CC
= 5.0 v) 或者
330
Ω
(v
CC
= 3.3 v)
d_vbus 39 I 直流 usb upstream 端口 v
总线
感觉到 输入; 当 不 在
使用, 这个 管脚 必须 是 连接 至 dgnd 通过 一个 1 M
Ω
电阻
h_wakeup 40 I hc wake-向上 输入; 发生 一个 偏远的 wake-向上 从
‘suspend’ 状态 (起作用的 高); 当 不 在 使用, 这个 管脚
必须 是 连接 至 DGND 通过 一个 外部 10 k
Ω
电阻
(内部的 拉-向下 电阻)
CLKOUT 41 O 可编程序的 时钟 输出 (3 MHz 至 48 mhz); default
12 MHz
h_suspend 42 O hc ‘suspend’ 状态 指示信号 输出; 起作用的 高
XTAL1 43 I 结晶 输入; 连接 直接地 至 一个 6 mhz 结晶; 当
XTAL1 是 连接 至 一个 外部 时钟 源, 管脚 XTAL2
必须 是 left 打开
XTAL2 44 O 结晶 输出; 连接 直接地 至 一个 6 MHz 结晶; 当
管脚 xtal1 是 连接 至 一个 外部 时钟 源, 这个
管脚 必须 是 left 打开
表格 2: 管脚 描述 为 lqfp64
…continued
标识
[1]
管脚 类型 描述