首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:410270
 
资料名称:ISP1581BD
 
文件大小: 1819.81K
   
说明
 
介绍:
Universal Serial Bus 2.0 high-speed interface device
 
 


: 点此下载
  浏览型号ISP1581BD的Datasheet PDF文件第5页
5
浏览型号ISP1581BD的Datasheet PDF文件第6页
6
浏览型号ISP1581BD的Datasheet PDF文件第7页
7
浏览型号ISP1581BD的Datasheet PDF文件第8页
8

9
浏览型号ISP1581BD的Datasheet PDF文件第10页
10
浏览型号ISP1581BD的Datasheet PDF文件第11页
11
浏览型号ISP1581BD的Datasheet PDF文件第12页
12
浏览型号ISP1581BD的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
飞利浦 半导体
ISP1581
usb 2.0 hs 接口 设备
目标 规格 rev. 02 — 23 october 2000 9 的 73
9397 750 07648
© 飞利浦 electronics n.v. 2000. 所有 权利 保留.
和 usb 1.1, 支承的 两个都 这 高-速 和 全部-速 物理的 layer. 之后
自动 发现, 飞利浦 串行 接口 Engine sets transceiver
使用 也 高-速 或者 全部-速 signaling.
7.2 飞利浦 串行 接口 engine (sie)
这 飞利浦 sie 实现 这 全部 usb 协议 layer. 它 是 完全地 hardwired 为
速 和 needs 非 firmware intervention. 这 功能 的 这个 块 包含:
同步 模式 recognition, 并行的/串行 转换, 位 (de-)stuffing, crc
checking/一代, 小包装板盒 identifier (pid) verification/一代, 地址
recognition, handshake evaluation/一代.
7.3 电压 regulators
二 5 V 3.3 v 电压 regulators 是 整体的 在-碎片 至 separately 供应 这
相似物 transceiver 内部的 逻辑. 相似物 供应 电压 管脚
V
reg(3.3)
至 供应 一个 外部 1.5 k
拉-向上 电阻 在 这 d
+
线条.
remark:
管脚 v
reg(3.3)
不能 是 使用 至 供应 外部 设备.
7.4 记忆 管理 单位 (mmu) 和 整体的 内存
这 mmu 和 这 整体的 内存 提供 这 转换 在 这 usb 速
(全部 速: 12 mbit/s, 速: 480 mbit/s) 微控制器 Handler 或者
dma handler. 这 数据 从 这 usb 总线 是 贮存 在 这 整体的 内存, 这个 是
cleared 仅有的 当 这 微控制器 clears 这 endpoint 缓存区 或者 当 这 dma
Handler 读/写 所有 数据 从/至 endpoint 缓存区. 一个 总的 8 kbytes 内存
是 有 为 buffering.
7.5 SoftConnect
这 连接 至 这 usb 是 established 用 拉 这 d
+
线条 (为 高-速
设备) 高 通过 一个 1.5 k
拉-向上 电阻. 在 这 isp1581 一个 外部 1.5 k
拉-向上 电阻 必须 是 连接 在 管脚 rpu 和 v
reg(3.3)
. 这 rpu 管脚
connects 拉-向上 电阻 D
+
线条, SOFTCT 模式 寄存器
设置 (看 Table 7). 之后 一个 硬件 重置 这 拉-向上 电阻 是 disconnected 用
default (softct = 0). 位 softct 仍然是 不变 用 一个 usb 总线 重置.
7.6 位 时钟 恢复
这 位 时钟 恢复 电路 recovers 这 时钟 从 这 新当选的 usb 数据 stream
使用 4
×
在-抽样 principle. 追踪 jitter 频率 逐渐变化
specified 用 这 usb 规格.
7.7 乘以 pll 振荡器
一个 12 MHz 480 mhz 时钟 乘法器 阶段-锁 循环 (pll) 是 整体的
在-碎片. 这个 准许 使用 一个 低-费用 12 MHz 结晶, 这个 降低 emi.
非 外部 组件 是 需要 为 这 运作 的 这 pll.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com