初步的
K7A203600A 64kx36 同步的 sram
- 4 -
rev 2.0
12月1998
函数 描述
这 k7a203600a 是 一个 同步的 sram 设计 至 支持 这 burst 地址 accessing sequence 的 这 p6 和 电源 pc
为基础 微处理器. 所有 输入 (和 这 例外 的OE,LBO和 zz) 是 抽样 在 rising 时钟 edges. 这 开始 和 持续时间
的 这 burst 进入 是 控制 用ADSC,ADSP和ADV和 碎片 选择 管脚.
这 accesses 是 使能 和 这 碎片 选择 信号 和 输出 使能 信号. wait states 是 inserted 在 这 进入 和ADV.
当 zz 是 牵引的 高, 这 sram 将 enter 一个 电源 向下 状态. 在 这个 时间, 内部的 状态 的 这 sram 是 preserved. 当 zz
returns 至 低, 这 sram 正常情况下 运作 之后 2 循环 的 wake 向上 时间. zz 管脚 是 牵引的 向下 内部.
读 循环 是 initiated 和ADSP(regardless 的我们x 和ADSC) 使用 这 新 外部 地址 clocked 在 这 在-碎片 地址
寄存器 wheneverADSP是 抽样 低, 这 碎片 选择 是 抽样 起作用的, 和 这 输出 缓存区 是 使能 和OE. 在 读 oper-
ation 这 数据 的 cell 排列 accessed 用 这 电流 地址, 注册 在 这 数据-输出 寄存器 用 这 积极的 边缘 的 clk,是 车-
ried 至 这 数据-输出 缓存区 用 这 next 积极的 边缘 的 clk. 这 数据, 注册 在 这 数据-输出 buffer, 是 projected 至 这输出
管脚.ADV是 ignored 在 这 时钟 边缘 那 样本ADSPasserted, 但是 是 抽样 在 这 subsequent 时钟 edges. 这 地址
增加 内部 为 这 next 进入 的 这 burst 当我们x 是 抽样 高 和ADV是 抽样 低. 和ADSP是 blocked 至
控制 信号 用 disablingCS1.
所有 字节 写 是 完毕 用GW(regaedless 的BW和我们x.), 和 各自 字节 写 是 执行 用 这 结合体 的BW和我们x
当GW是 高.
写 循环 是 执行 用 disabling 这 输出 缓存区 和OE和 asserting我们x.我们x 是 ignored 在 这 时钟 边缘 那 sam-
plesADSP低, 但是 是 抽样 在 这 subsequent 时钟 edges. 这 输出 缓存区 是 无能 当我们x 是 抽样
低(regaedless 的OE). 数据 是 clocked 在 这 数据 输入 寄存器 当我们x 抽样 低. 这 地址 增加 内部 至 这
next 地址 的 burst, 如果 两个都我们x 和ADV是 抽样 低. 单独的 字节 写 循环 是 执行 用 任何 一个 或者 更多 字节
写 使能 信号(我们一个,我们b,我们c 或者我们d) 抽样 低. 这我们一个 控制 dqa0~ dqa7和 dqpa,我们b 控制 dqb0~ dqb7
和 dqpb,我们c 控制 dqc0~ dqc7和 dqpc,和我们d 控制 dqd0~ dqd7和 dqpd. 读 或者 写 循环 将 也 是 initi-
ated 和ADSC, instead 的ADSP. 这 differences 在 循环 initiated 和ADSC和ADSP作 是 跟随;
ADSP必须 是 抽样 高 当ADSC是 抽样 低 至 initiate 一个 循环 和ADSC.
我们x 是 抽样 在 这 一样 时钟 边缘 那 抽样ADSC低(和ADSP高).
地址 是 发生 为 这 burst 进入 作 显示 在下, 这 开始 要点 的 这 burst sequence 是 提供 用 这 external
地址. 这 burst 地址 计数器 wraps 周围 至 它的 最初的 状态 在之上 completion. 这 burst sequence 是 决定 用 这 state
的 这LBO管脚. 当 这个 管脚 是 低, 直线的 burst sequence 是 选择. 当 这个 管脚 是 高, interleaved burst sequence 是 selected.
burst sequence 表格(interleaved burst)
LBO管脚 高
情况 1 情况 2 情况 3 情况 4
一个1 一个0 一个1 一个0 一个1 一个0 一个1 一个0
第一 地址
fourth 地址
0
0
1
1
0
1
0
1
0
0
1
1
1
0
1
0
1
1
0
0
0
1
0
1
1
1
0
0
1
0
1
0
burst sequence 表格(直线的 burst)
便条 :
1.LBO管脚 必须 是 系 至 高 或者 低, 和 floating 状态 必须 不 是 允许.
LBO管脚 低
情况 1 情况 2 情况 3 情况 4
一个1 一个0 一个1 一个0 一个1 一个0 一个1 一个0
第一 地址
fourth 地址
0
0
1
1
0
1
0
1
0
1
1
0
1
0
1
0
1
1
0
0
0
1
0
1
1
0
0
1
1
0
1
0