首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:434888
 
资料名称:K7A203600A
 
文件大小: 413.7K
   
说明
 
介绍:
64Kx36-Bit Synchronous Pipelined Burst SRAM
 
 


: 点此下载
  浏览型号K7A203600A的Datasheet PDF文件第4页
4
浏览型号K7A203600A的Datasheet PDF文件第5页
5
浏览型号K7A203600A的Datasheet PDF文件第6页
6
浏览型号K7A203600A的Datasheet PDF文件第7页
7

8
浏览型号K7A203600A的Datasheet PDF文件第9页
9
浏览型号K7A203600A的Datasheet PDF文件第10页
10
浏览型号K7A203600A的Datasheet PDF文件第11页
11
浏览型号K7A203600A的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
初步的
K7A203600A 64kx36 同步的 sram
- 8 -
rev 2.0
12月1998
交流 定时 特性
(t一个=0 至 70
°
c, vDD=3.3v+0.3v/-0.165v)
注释:
1. 所有 地址 输入 必须 满足 这 指定 建制 和 支撑 时间 为 所有 rising 时钟 edges wheneverADSC和/或者ADSP是 抽样 低 和CS
是 抽样 低. 所有 其它 同步的 输入 必须 满足 这 指定 建制 和 支撑 时间 whenever 这个 设备 是 碎片 选择.
2. 两个都 碎片 选择 必须 是 起作用的 wheneverADSC或者ADSP是 抽样 低 在 顺序 为 这 这个 设备 至 仍然是 使能.
3.ADSC或者ADSP必须 不 是 asserted 为 在 least 2 时钟 之后 leaving zz 状态.
参数
标识
-22 -20 -18 -16 -15 -14
单位
最小值 最大值 最小值 最大值 最小值 最大值 最小值 最大值 最小值 最大值 最小值 最大值
循环 时间
tCYC 4.4 - 5.0 - 5.4 - 6.0 - 6.7 - 7.2 - ns
时钟 进入 时间
tCD - 3.1 - 3.1 - 3.1 - 3.5 - 3.8 - 4.0 ns
输出 使能 至 数据 有效的
tOE - 3.1 - 3.1 - 3.1 - 3.5 - 3.8 - 4.0 ns
时钟 高 至 输出 低-z tLZC 0 - 0 - 0 - 0 - 0 - 0 - ns
输出 支撑 从 时钟 高 tOH 1.0 - 1.0 - 1.0 - 1.5 - 1.5 - 1.5 - ns
输出 使能 低 至 输出 低-z
tLZOE 0 - 0 - 0 - 0 - 0 - 0 - ns
输出 使能 高 至 输出 高-z
tHZOE - 3.1 - 3.1 - 3.1 - 3.5 - 3.8 - 4.0
ns
时钟 高 至 输出 高-z
tHZC 1.0 3.1 1.0 3.1 1.0 3.1 1.5 3.5 1.5 3.8 1.5 4.0 ns
时钟 高 脉冲波 宽度
tCH 2.0 - 2.0 - 2.0 - 2.0 - 2.4 - 2.8 - ns
时钟 低 脉冲波 宽度
tCL 2.0 - 2.0 - 2.0 - 2.0 - 2.4 - 2.8 - ns
地址 建制 至 时钟 高
t 1.4 - 1.4 - 1.4 - 1.5 - 1.5 - 1.5 - ns
地址 状态 建制 至 时钟 高 tSS 1.4 - 1.4 - 1.4 - 1.5 - 1.5 - 1.5 - ns
数据 建制 至 时钟 高 tDS 1.4 - 1.4 - 1.4 - 1.5 - 1.5 - 1.5 - ns
写 建制 至 时钟 高 (GW,BW,我们X)
tWS 1.4 - 1.4 - 1.4 - 1.5 - 1.5 - 1.5 - ns
地址 进步 建制 至 时钟 高
tADVS 1.4 - 1.4 - 1.4 - 1.5 - 1.5 - 1.5 - ns
碎片 选择 建制 至 时钟 高
tCSS 1.4 - 1.4 - 1.4 - 1.5 - 1.5 - 1.5 - ns
地址 支撑 从 时钟 高
tAH 0.5 - 0.5 - 0.5 - 0.5 - 0.5 - 0.5 - ns
地址 状态 支撑 从 时钟 高
tSH 0.5 - 0.5 - 0.5 - 0.5 - 0.5 - 0.5 - ns
数据 支撑 从 时钟 高 tDH 0.5 - 0.5 - 0.5 - 0.5 - 0.5 - 0.5 - ns
写 支撑 从 时钟 高 (GW,BW,我们X) tWH 0.5 - 0.5 - 0.5 - 0.5 - 0.5 - 0.5 - ns
地址 进步 支撑 从 时钟 高
tADVH 0.5 - 0.5 - 0.5 - 0.5 - 0.5 - 0.5 - ns
碎片 选择 支撑 从 时钟 高
tCSH 0.5 - 0.5 - 0.5 - 0.5 - 0.5 - 0.5 - ns
zz 高 至 电源 向下
tPDS 2 - 2 - 2 - 2 - 2 - 2 -
循环
zz 低 至 电源 向上
tPUS 2 - 2 - 2 - 2 - 2 - 2 -
循环
输出 加载(b)
(为 tLZC, tLZOE, tHZOE&放大; tHZC)
Dout
5pF*
图. 1
* 包含 scope 和 jig 电容
输出 加载(一个)
Dout
Z0=50
* 电容的 加载 组成 的 所有 组件 的
30pF*
这 测试 环境.
RL=50
353
Ω /
1538
+3.3v 为 3.3v i/o
319
Ω /
1667
vl=1.5v 为 3.3v i/o
VDDQ/2 为 2.5v i/o
/+2.5v 为 2.5v i/o
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com