首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:448752
 
资料名称:LF3304
 
文件大小: 130.22K
   
说明
 
介绍:
Dual Line Buffer/FIFO
 
 


: 点此下载
  浏览型号LF3304的Datasheet PDF文件第1页
1
浏览型号LF3304的Datasheet PDF文件第2页
2

3
浏览型号LF3304的Datasheet PDF文件第4页
4
浏览型号LF3304的Datasheet PDF文件第5页
5
浏览型号LF3304的Datasheet PDF文件第6页
6
浏览型号LF3304的Datasheet PDF文件第7页
7
浏览型号LF3304的Datasheet PDF文件第8页
8
浏览型号LF3304的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
设备 组成公司的
video imaging 产品
3
LF3304
双 线条 缓存区/先进先出
08/16/2000–lds.3304-f
rwb — 重置 写 b
rrb — 重置 读 b
看 rra 描述.
oea — 输出 使能 一个
当 oea 是 低, aout
11-0
使能 为 输出. 当 oea 是
高, aout
11-0
是 放置 在 一个 高-
oeb — 输出 使能 b
当 oeb 是 低, bout
11-0
使能 为 输出. 当 oeb 是
高, bout
11-0
是 放置 在 一个 高-
— 数据 输出 一个
AOUT
11-0
是 这 12-位 注册
数据 输出 端口.
BOUT
11-0
— 数据 输出 b
BOUT
11-0
是 这 12-位 注册
数据 输出 端口.
先进先出 模式
信号 定义
电源
V
CC
和 地
+3.3 v 电源 供应. 所有 管脚 必须 是
连接.
Clocks
wclka — 写 时钟 一个
数据 呈现 在 ain
11-0
是 写
在 这 lf3304 在 这 rising 边缘 的
wclka 当 这 设备 是 配置
rclka — 读 时钟 一个
数据 是 读 从 这 lf3304 和
提交 在 这 输出 端口 (aout
11-0
)
之后
t
D
有 消逝 从 这 rising
边缘 的 rclka 当 这 设备 是
配置 为 读 和 这 输出
端口 是 使能. wclka 和 rclka
能 是 系 一起 和 驱动 用 这
一样 外部 时钟 或者 它们 将 是
控制 用 独立的 外部 clocks.
wclkb — 写 时钟 b
数据 呈现 在 bin
11-0
是 写 在
这 lf3304 在 这 rising 边缘 的
wclkb 当 这 设备 是 配置
rclkb — 读 时钟 b
数据 是 读 从 这 lf3304 和
提交 在 这 输出 端口 (bout
11-0
)
之后
t
D
有 消逝 从 这 rising
边缘 的 rclkb 当 这 设备 是
配置 为 读 和 这 输出
端口 是 使能. wclkb 和 rclkb
能 是 系 一起 和 驱动 用 这
一样 外部 时钟 或者 它们 将 是
控制 用 独立的 外部 clocks.
输入
AIN
11-0
— 数据 输入
一个
AIN
11-0
是 这 12-位 注册 数据
输入 端口.
BIN
11-0
— 数据 输入
B
BIN
11-0
是 这 12-位 注册 数据
输入 端口.
addra — 地址 一个
如果 lda 是 低, 在 这 rising 边缘 的
wclka 数据 呈现 在 ain
11-0
写 在 这 pafa 或者 paea 寄存器
取决于 在 addra (看 表格 2).
这 lsb, ain
0
, corresponds 至 这 lsb
的 pafa 和 paea 寄存器. 这 msb,
AIN
11
, corresponds 至 这 msb 的 pafa
和 paea 寄存器.
addrb — 地址 b
如果 ldb 是 低, 在 这 rising 边缘 的
wclkb 数据 呈现 在 bin
11-0
写 在 这 pafb 或者 paeb 寄存器
取决于 在 addrb (看 表格 2).
这 lsb, bin
0
, corresponds 至 这 lsb
的 pafb 和 paeb 寄存器. 这 msb,
BIN
11
, corresponds 至 这 msb 的 pafb
和 paeb 寄存器.
模式
1-0
— 模式 选择
这 模式 选择 输入 决定 这
运行 模式 的 这 lf3304 (表格 1) 为
数据 正在 输入 在 这 next 时钟 循环.
当 切换 在 模式, 这
内部的 pipeline latencies 的 这 设备
必须 是 observed. 之后 切换
运行 模式, 也 这 用户 必须
准许 足够的 时钟 clycles 至 通过 至 完全齐平
这 内部的 内存 排列 或者 rwx 和 rrx
必须 是 驱动 低 一起 在之前 有效的
数据 将 呈现 在 这 输出.
在 先进先出 模式, 这 unused 长度 管脚
(长度
11
, 长度
10
, 长度
5
,
长度
4
) 必须 是 系 低.
控制
lda — 内存 排列 一个 加载
当 lda 是 低, 数据 在 ain
11-0
latched 在 这 lf3304 在 这 rising边缘
2. L
OADING
P
ROGRAMMABLE
F
LAG
R
EGISTERS
ADDRA ADDRB LDA LDB WCLKA WCLKB 运作
0 x 0 x x paea 寄存器
1 x 0 x x pafa 寄存器
x 0 x 0 x paeb 寄存器
x 1 x 0 x pafb 寄存器
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com