飞利浦 半导体 产品 规格
74LVC543A
octal d-类型 注册 transceiver (3-状态)
2
1998 jul 31 853-1992 19813
特性
•
5-volt tolerant 输入/输出, 为 接合 和 5-volt 逻辑
•
供应 电压 范围 的 1.2v 至 3.6v
•
遵守 和 电子元件工业联合会 标准 非. 8–1a
•
cmos 低 电源 消耗量
•
直接 接口 和 ttl 水平
•
8-位 octal transceiver 和 d-类型 获得
•
后面的-至-后面的 寄存器 为 存储
•
独立的 控制 为 数据 流动 在 各自 方向
•
3-状态 非-反相的 输出 为 总线 朝向 产品
•
高 阻抗 当 v
CC
= 0v
描述
这 74lvc543a 是 一个 high–performance, low–power, low–voltage,
si–gate cmos 设备 和 更好的 至 大多数 先进的 cmos
兼容 ttl families.
这 74lvc543a 是 一个 octal 注册 transceiver containing 二
sets 的 d–type latches 为 temporary 存储 的 这 数据 流动 在
也 方向. 独立的 获得 使能 (le
AB
, le
BA
) 和 输出
使能 (oe
AB
, oe
BA
) 输入 是 提供 为 各自 寄存器 至 准许
独立 控制 的 inputting 和 outputting 在 也 方向 的
这 数据 流动.
这 74lvc543a 包含 第八 d–type latches, 和 独立的 输入
和 控制 为 各自 设置. 为 数据 流动 从 一个 至 b, 为 例子, 这
a–to–b 使能 (e
AB
) 输入 必须 是 低 在 顺序 至 enter 数据 从
一个
0
–A
7
或者 引领 数据 从 b
0
–B
7
, 作 表明 在 这 函数 表格.
和 e
AB
低, 一个 低 信号 在 这 a–to–b 获得 使能 (le
AB
)
输入 制造 这 a–to–b latches transparent; 一个 subsequent low–to
高 转变 的 这 le
AB
信号 puts 这 一个 数据 在 这 latches
在哪里 它 是 贮存 和 这 b 输出 非 变长 改变 和 这 一个
输入. 和 e
AB
和 oe
AB
两个都 低, 这 3–state b 输出 缓存区
是 起作用的 和 显示 这 数据 呈现 在 这 输出 的 这 一个
latches
快 涉及 数据
地 = 0v; t
amb
= 25
°
c; t
r
= t
f
≤
2.5ns
标识
参数 情况 典型 单位
t
PHL
/t
PLH
传播 延迟
一个
n
至 b
n
C
L
= 50 pf
V
CC
= 3.3v
3.3 ns
C
I
输入 电容 5.0 pF
C
i/o
输入/输出 电容 10.0 pF
C
PD
电源 消耗 电容 每 获得 V
CC
= 3.3v 27 pF
注释:
1. C
PD
是 使用 至 决定 这 动态 电源 消耗 (p
D
在
µ
w)
P
D
= c
PD
x v
CC
2
x f
i
+
Σ
(c
L
x v
CC
2
x f
o
)
在哪里:
f
i
= 输入 频率 在 mhz; c
L
= 输出 加载 capacity 在 pf;
f
o
= 输出 频率 在 mhz; v
CC
= 供应 电压 在 v;
Σ
(c
L
x v
CC
2
x f
o
)
= 总 的 这 输出
2. 这 情况 是 v
I
= 地 至 v
CC
订货 信息
包装
温度
范围
外部 北
AMERICA
北 america pkg dwg. #
24-管脚 塑料 小 外形 (所以) –40
°
c 至 +85
°
C 74lvc543a d 74lvc543a d sot137-1
24-管脚 塑料 shrink 小 外形 (ssop) 类型 ii –40
°
c 至 +85
°
C 74lvc543a db 74lvc543a db sot340-1
24-管脚 塑料 薄的 shrink 小 外形 (tssop) 类型 i –40
°
c 至 +85
°
C 74lvc543a pw 7lvc543apw dh sot355-1