管脚 描述
管脚 名字 描述 应用 信息
1 VIN 系统 高 潜在的 输入. 这 二极管 “OR” 的 一些 线条 进去 这 pd, 它 是 这 更多
积极的 输入 潜在的.
2 RSIG Signature 电阻 管脚. 连接 一个 电阻 从 V
在
至 这个 管脚 为 signature 发现. 这
电阻 是 在 并行的 和 这 UVLO 电阻器 和 应当 是 valued
accordingly.
3 RCLASS 分类 电阻 管脚. 连接 这 分类 程序编制 电阻 从 这个 管脚 至 V
EE
.
4 AUX Auxiliary 输入 电源 startup 管脚. 一个 电阻 分隔物 在 这 AUX 电压 输入 至 VEE programs
这 startup 水平 和 一个 2.5v 门槛. 一个 高 值 (
>
300k
Ω
)
内部的 拉 向下 电阻 是 呈现 至 拉 这 管脚 低 如果 它 是 left
打开. 在 实践, 这 分隔物 电压 应当 是 设置 好 在之上 2.5v
用 这 程序编制 电阻器.
5 UVLO 线条 下面-电压 lockout. 一个 外部 电阻 分隔物 从 V
在
至 UVLORTN programs 这
关闭 水平 和 一个 2.00v 门槛 在 这 UVLO 管脚. Hysteresis
是 设置 用 一个 切换 内部的 10uA 电流 源 那 forces
额外的 电流 在 这 电阻 分隔物.
6 UVLORTN 返回 为 这 外部 UVLO 电阻器. 连接 这 bottom 电阻 的 这 电阻 分隔物 在 这
UVLO 管脚 和 这个 管脚.
7 VEE 系统 低 潜在的 输入. 二极管 “OR’d” 至 这 RJ45 连接器 和 PSE’s –48V 供应, 它 是
这 更多 负的 输入 潜在的.
8 RTN 系统 返回 为 这 PWM 转换器. 这 流 的 这 内部的 电流 限制的 电源 场效应晶体管 这个
connects V
EE
至 这 返回 path 的 这 直流-直流 转换器.
9 输出 输出 的 这 PWM 控制. 直流-直流 转换器 门 驱动器 输出 和 800mA 顶峰 下沉 电流
能力.
10 V
CC
输出 的 这 内部的 高 电压
序列 通过 调整器. 管制 输出
电压 是 nominally 7.8v.
当 这 auxiliary 变压器 winding (如果 使用) raises 这 电压
在 这个 管脚 在之上 这 规章制度 设置 要点, 这 内部的 序列 通过
调整器 将 关闭, 减少 这 控制 电源 消耗.
11 FB 反馈 信号. 反相的 输入 的 这 内部的 错误 放大器. 这 非-反相的 输入
是 内部 连接 至 一个 1.25v 涉及.
12 竞赛 这 输出 的 这 错误 放大器 和
输入 至 这 脉冲波 宽度 modulator.
竞赛 拉-向上 是 提供 用 一个 内部的 5K 电阻 这个 将 是
使用 至 偏差 一个 opto-coupler 晶体管.
13 CS 电流 sense 输入. 电流 sense 输入 为 电流 模式 控制 和 在-电流
保护. 电流 限制的 是 accomplished 使用 一个 专心致志的
电流 sense 比较器. 如果 这 CS 管脚 电压 超过 0.5v 这
输出 管脚 switches 低 为 循环-用-循环 电流 限制的. CS 是 使保持
低 为 50ns 之后 输出 switches 高 至 blank leading 边缘 电流
尖刺.
14 RT / 同步 振荡器 定时 电阻 管脚 和
同步 输入.
一个 外部 电阻 连接 从 RT 至 ARTN sets 这 振荡器
频率. 这个 管脚 将 也 接受 narrow 交流-结合
同步 脉冲 从 一个 外部 时钟.
15 SS 软-开始 输入. 一个 外部 电容 和 一个 内部的 10uA 电流 源 设置 这
软-开始 ramp 比率.
16 ARTN 相似物 PWM 供应 返回. RTN 为 敏感的 相似物 电路系统 包含 这 SMPS 电流 限制
放大器.
LM5071
www.国家的.com3