3/21
M25P10
once 位 7 (srwd) 的 这 状态 寄存器 有 被
设置 至 1, 这 possibility 至 rewrite 这 sr 取决于
在 这 logical 水平的 呈现 在 管脚 w
:
–if w
管脚 是 高, 它 将 是 可能 至 rewrite 这
状态 寄存器 之后 having 设置 这 wel (写
使能 获得).
–if w
管脚 是 低, 任何 attempt 至 modify 这 状态
寄存器 将 是 ignored 用 这 设备 甚至 如果 这
wel 是 设置. 作 一个 consequence: 所有 这 数据
字节 在 这 记忆 范围 软件 保护
(spm) 用 这 bpi 位 的 这 状态 寄存器 是
也 硬件 保护 相反 数据
修改 和 能 是 seen 作 一个 读 仅有的
记忆 范围. 这个 模式 是 called 这 硬件
保护 模式 (hpm).
它 是 可能 至 enter 这 硬件 保护
模式 (hpm) 用 设置 srwd 位 之后 拉
向下 这 w
管脚 或者 用 拉 向下 这 w 管脚 之后
设置 srwd 位.
这 仅有的 方法 至 abort 这 硬件 保护
模式 once entered 是 至 拉 高 这 w
管脚.
如果 w
管脚 是 permanently 系 至 高 水平的, 这
硬件 保护 模式 将 从不 是 使活动
和 这 记忆 将 仅有的 准许 这 用户 至
软件 保护 一个 部分 的 这 记忆 和 这 bpi
位 的 这 状态 寄存器.
所有 保护 特性 的 这 设备 是
summarized 在 表格 3.
图示 3. 微控制器 和 记忆 设备 在 这 spi 总线
AI03746
主控
(st6, st7, st9,
st10, 其他)
M25P10
SDO
SDI
SCK
CQD
S
M25P10
CQD
S
M25P10
CQD
S
CS3 CS2 CS1
spi 接口 和
(cpol, cpha) =
('0', '0') 或者 ('1', '1')
图示 4. 支撑 情况 触发
AI02029B
支撑 管脚
时钟
起作用的
记忆
状态
支撑 起作用的 支撑 起作用的