MAX503
5v, 低-电源, 并行的-输入,
电压-输出, 10-位 dac
_______________________________________________________________________________________ 7
管脚 函数
1 d7 输入 当 a0 = a1 = 1, 或者 s1 输入 当 a0 = 0 和 a1 = 1. 总是 设置 s1 至 0.*
2 d8 输入 当 a0 = a1 = 1, 或者 d0 输入 当 a0 = 0 和 a1 = 1.*
3 d9 输入 当 a0 = a1 = 1, 或者 d1 输入 当 a0 = 0 和 a1 = 1.*
4 d2 输入 数据, 或者 系 至 s0 和 multiplex 当 a0 = 1 和 a1 = 0.*
______________________________________________________________管脚 描述
名字
d7/ S1
d8/ D0
d9/ D1
D2
5 D3 d3 输入 数据, 或者 系 至 s1 和 multiplex 当 a0 = 1 和 a1 = 0.*
6 D4 d4 输入 数据, 或者 系 至 d0 和 multiplex 当 a0 = 1 和 a1 = 0.*
7 D5 d5 输入 数据, 或者 系 至 d1 和 multiplex 当 a0 = 1 和 a1 = 0.*
8 A0
地址 线条 a0. 和 a1, 使用 至 multiplex 4 的 12 数据 线条 至 加载 低 (nbl), middle (nbm),
和 高 (nbh) 4-位 nibbles. (12 位 能 也 是 承载 作 8+4.)
9 A1
地址 线条 a1. 设置 a0 = a1 = 0 为 nbl 和 nbm, a0 = 0 和 a1 = 1 为 nbl, a0 = 1 和 a1 =
0 为 nbm, 或者 a0 = a1 = 1 为 nbh. 看 表格 2 为 完全 输入 获得 寻址.
10 WR 写 输入 (起作用的 低). 使用 和 cs 至 加载 数据 在 这 输入 获得 选择 用 a0 和 a1.
11 CS 碎片 选择 (起作用的 低). 使能 寻址 和 writing 至 这个 碎片 从 一般 总线 线条.
12 DGND 数字的 地面
13 REFIN
涉及 输入. 输入 为 这 r-2r dac. 连接 一个 外部 涉及 至 这个 管脚 或者 一个 跳越者 至
refout (管脚 18) 至 使用 这 内部的 2.048v 涉及.
14 AGND 相似物 地面
15 CLR clear (起作用的 低). 一个 低 在 clr resets 这 dac latches 至 所有 0s.
16 LDAC
加载 dac 输入 (起作用的 低). 驱动 这个 异步的 输入 低 transfers 这 内容 的 这 输入
获得 至 这 dac 获得 和 updates vout.
17 REFGND
涉及 地面 必须 是 连接 至 agnd 当 使用 这 内部的 涉及. 连接 至 v
DD
至 使不能运转 这 内部的 涉及 和 保存 电源.
18 REFOUT 涉及 输出. 输出 的 这 内部的 2.048v 涉及. 系 至 refin 至 驱动 这 r-2r dac.
19 V
SS
负的 电源 供应. 通常地 地面 为 单独的-供应 或者 -5v 为 双-供应 operation.
20 VOUT 电压 输出. 运算-放大 缓冲 dac 输出.
21 RFB 反馈 管脚. 运算-放大 反馈 电阻. 总是 连接 至 vout.
22 ROFS 补偿 电阻 管脚. 连接 至 vout 为 g = 1, 至 agnd 为 g = 2, 或者 至 refin 为 双极 输出.
23 V
DD
积极的 电源 供应 (+5v)
24 d6/s0 d6 输入 当 a0 = a1 = 1, 或者 s0 输入 当 a0 = 0 和 a1 = 1. 总是 设置 s0 至 0.*
* 这个 应用 至 4 + 4 + 4 输入 加载 模式. 看 表格 2 为 8 + 4 输入 加载 模式.