mc10e445 mc100e445
MOTOROLA eclinps 和 eclinps lite
dl140 — rev 4
6
perhaps 这 easiest 方法 至 延迟 这 第二 时钟 相关的
至 这 第一 是 至 引领 有利因素 的 这 差别的 时钟 输入
的 这 e445. 用 连接 这 时钟 为 这 第二 e445 至
这 complimentary 时钟 输入 管脚 这 设备 将 时钟 一个 half
一个 时钟 时期 之后 这 第一 e445 (图示 7). utilizing 这个
简单的 技巧 将 raise 这 潜在的 转换
频率 向上 至 1.4ghz. 这 分隔 用 第八 时钟 的 这
第二 e445 应当 是 使用 至 同步 这 并行的 数据
至 这 rest 的 这 系统 作 这 并行的 数据 的 这 二 e445’s
将 非 变长 是 同步. 这个 skew 问题 在
这 输出 能 是 worked 周围 作 这 并行的 信息
将 是 静态的 为 第八 更多 时钟 脉冲.
图示 7. 扩展 频率 1:8 demultiplexer
800ps
1150ps
时钟 b
T
pd
CLK
至 sout
时钟 一个
700ps
(1.4ghz)
100ps
Q3
Q7
Q2
Q6
Q1
Q5
Q0
Q4
SIN
SIN
SOUT
SOUT
E445a
Q3
Q3
Q2
Q2
Q1
Q1
Q0
Q0
SIN
SIN
E445b
时钟
时钟
串行
输入
数据
并行的 输出 数据
图示 8. 定时 图解 一个. 1:8 串行 至 并行的 转换
dn-4
dn-3
dn-2
dn-1
Dn
Dn+1
Dn+2
Dn+3
dn-4 dn-3 dn-2 dn-1 Dn Dn+1 Dn+2 Dn+3
dn-4 dn-3 dn-2 dn-1 Dn Dn+1 Dn+2 Dn+3
CLK
SINa
Q0
Q1
Q2
Q3
q4 (q0 一个)
q5 (q1 一个)
dn-4 dn-3 dn-2 dn-1 Dn Dn+1
q6 (q2 一个)
q7 (q3 一个)
SOUTa
SOUTb
cl/4a
cl/4b
cl/8a
cl/8b