首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:478442
 
资料名称:MD82C89
 
文件大小: 123.47K
   
说明
 
介绍:
CMOS Bus Arbiter
 
 


: 点此下载
  浏览型号MD82C89的Datasheet PDF文件第1页
1
浏览型号MD82C89的Datasheet PDF文件第2页
2

3
浏览型号MD82C89的Datasheet PDF文件第4页
4
浏览型号MD82C89的Datasheet PDF文件第5页
5
浏览型号MD82C89的Datasheet PDF文件第6页
6
浏览型号MD82C89的Datasheet PDF文件第7页
7
浏览型号MD82C89的Datasheet PDF文件第8页
8
浏览型号MD82C89的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
4-345
IOB 2 I io 总线: 一个 strapping 选项 这个 configures 这 82c89 arbiter 至 运作 在 系统 having 两个都
一个 io 总线 (附带的 总线) 和 一个 multi-主控 系统 总线. 这 arbiter requests 和 surrenders
这 使用 的 这 multi-主控 系统 总线 作 一个 函数 的 这 状态 线条, s2. 这 multi-主控 sys-
tem 总线 是 permitted 至 是 surrendered 当 这 处理器 是 performing io commands 和 是
要求 whenever 这 处理器 执行 一个 记忆 command. 中断 循环 是 assumed
作 coming 从 这 附带的 总线 和 是 treated 作 一个 io command.
AEN 13 O 地址 使能: 这 输出 的 这 82c89 arbiter 至 这 处理器’s 地址 latches, 至 这
82c88 总线 控制 和 82c84a 或者 82c85 时钟 发生器. aen serves 至 instruct 这 总线
控制 和 地址 latches 当 至 三-状态 它们的 输出 驱动器.
INIT 6 I initialize: 一个 起作用的 低 multi-主控 系统 总线 输入 信号 使用 至 重置 所有 这 总线 arbiters
在 这 multi-主控 系统 总线. 之后 initialization, 非 arbiters 有 这 使用 的 这 multi-主控
系统 总线.
sysb/resb 3 I 系统 总线/resident 总线: 一个 输入 信号 当 这 arbiter 是 configured 在 这 系统/res-
ident 模式 (resb 是 strapped 高) 这个 确定 当 这 multi-主控 系统 总线 是 re-
quested 和 multi-主控 系统 总线 surrendering 是 permitted. 这 信号 是 将 至 originate
从 一个 表格 的 地址-mapping 电路系统, 此类 作 一个 解码器 或者 prom 连结 至 这 resident
地址 总线. 信号 transitions 和 glitches 是 permitted 在 这个 管脚 从
θ
1 的 t4 至
θ
1 的 t2 的
这 处理器 循环. 在 这 时期 从
θ
1 的 t2 至
θ
1 的 t4, 仅有的 clean transitions 是 准许-
ted 在 这个 管脚 (非 glitches). 如果 一个 glitch occurs, 这 arbiter 将 俘获 或者 miss 它, 和 这 multi-mas-
ter 系统 总线 将 是 要求 或者 surrendered, 取决于 在之上 这 状态 的 这 glitch. 这
arbiter requests 这 multi-主控 系统 总线 在 这 系统/resident 模式 当 这 状态 的 这
sysb/resb 管脚 是 高 和 准许 这 总线 至 是 surrendered 当 这个 管脚 是 低.
CBRQ 12 i/o 一般 总线 要求: 一个 输入 信号 这个 instructs 这 arbiter 如果 那里 是 任何 其它 arbi-
ters 的 更小的 priority requesting 这 使用 的 这 multi-主控 系统 总线.
cbrq 管脚 (打开-流 输出) 的 所有 这 82c89 总线 arbiters 这个 surrender 至 这 multi-
主控 系统 总线 在之上 要求 是 连接 一起.
这 总线 arbiter 运动 这 电流 转移 循环 将 不 它自己 拉 这 cbrq 线条 低. 任何 其它
arbiter 连接 至 这 cdrq 线条 能 要求 这 multi-主控 系统 总线. 这 arbiter 此刻
运动 这 电流 转移 循环 drops 它的 breq 信号 和 surrenders 这 总线 whenever 这
恰当的 surrender 情况 exist. strapping cbrq 低 和 anyrqst 高 准许 这 multi-mas-
ter 系统 总线 至 是 surrendered 之后 各自 转移 循环. 看 这 管脚 definition 的 anyrqst.
BCLK 5 I 总线 时钟: 这 multi-主控 系统 总线 时钟 至 这个 所有 multi-主控 系统 总线 接口
信号 是 同步.
BREQ 7 O 总线 要求: 一个 起作用的 低 输出 信号 在 这 并行的 priority resolving scheme 这个 这
arbiter activates 至 要求 这 使用 的 这 multi-主控 系统 总线.
BPRN 9 I 总线 priority 在: 这 起作用的 低 信号 returned 至 这 arbiter 至 instruct 它 那 它 将 acquire 这
multi-主控 系统 总线 在 这 next 下落 边缘 的 bclk. bprn 起作用的 indicates 至 这 arbiter 那
它 是 这 最高的 priority requesting arbiter 此刻 在 这 总线. 这 丧失 的 bprn instructs 这 ar-
biter 那 它 有 lost priority 至 一个 高等级的 priority arbiter.
BPRO 8 O 总线 priority 输出: 一个 起作用的 低 输出 信号 使用 在 这 串行 priority resolving scheme
在哪里 bpro 是 daisy-chained 至 bprn 的 这 next 更小的 priority arbiter.
BUSY 11 i/o busy: 一个 起作用的 低 打开-流 multi-主控 系统 总线 接口 信号 使用 至 instruct 所有 这
arbiters 在 这 总线 当 这 multi-主控 系统 总线 是 有. 当 这 multi-主控 系统
总线 是 有 这 最高的 requesting arbiter (决定 用 bprn) seizes 这 总线 和 pulls
Busy 低 至 保持 其它 arbiters 止 的 这 总线. 当 这 arbiter 是 完毕 和 这 总线, 它 releases
Busy 信号, permitting 它 至 go 高 和 因此 准许 另一 arbiter 至 acquire 这 multi-
主控 系统 总线.
管脚 描述
(持续)
管脚
标识 号码 类型 描述
82C89
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com