首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:489502
 
资料名称:MSC1210Y2PAGT
 
文件大小: 652.47K
   
说明
 
介绍:
Precision Analog-to-Digital Converter (ADC) with 8051 Microcontroller and Flash Memory
 
 


: 点此下载
  浏览型号MSC1210Y2PAGT的Datasheet PDF文件第1页
1
浏览型号MSC1210Y2PAGT的Datasheet PDF文件第2页
2
浏览型号MSC1210Y2PAGT的Datasheet PDF文件第3页
3
浏览型号MSC1210Y2PAGT的Datasheet PDF文件第4页
4

5
浏览型号MSC1210Y2PAGT的Datasheet PDF文件第6页
6
浏览型号MSC1210Y2PAGT的Datasheet PDF文件第7页
7
浏览型号MSC1210Y2PAGT的Datasheet PDF文件第8页
8
浏览型号MSC1210Y2PAGT的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个

sbas203f − march 2002 − 修订 十一月 2004
www.德州仪器.com
5
电的 特性: av
DD
= 3v
所有 规格 从 t
最小值
至 t
最大值
, dv
DD
= +2.7v 至 5.25v, f
MOD
= 15.625khz, pga = 1, 缓存区 在, f
数据
= 10hz, 双极, 和 v
REF
= (ref in+) − (ref in−) =
+1.25v, 除非 否则 指出.
MSC1210Yx
参数 情况 最小值 典型值 最大值 单位
相似物 输入
(ain0-ain7, aincom)
相似物 输入 范围
缓存区 止 agnd − 0.1 AV
DD
+ 0.1 V
相似物 输入 范围
缓存区 在 agnd + 50mv AV
DD
− 1.5 V
全部-规模 输入 电压 范围 (in+) − (in−)
±
V
REF
/pga V
差别的 输入 阻抗 缓存区 止 7/pga
(5)
M
输入 电流 缓存区 在 0.5 nA
快 安排好 过滤 −3dB 0.469
f
数据
带宽
Sinc
2
过滤 −3dB 0.318
f
数据
带宽
Sinc
3
过滤 −3dB 0.262
f
数据
可编程序的 增益 放大器 用户-可选择的 增益 范围 1 128
输入 电容 9 pF
输入 泄漏 电流 modulator 止, t = +25
°
C 0.5 pA
burnout 电流 来源 传感器 输入 打开 电路
±
2
µ
一个
补偿 dac
补偿 dac 范围
±
V
REF
/(2
pga) V
补偿 dac monotonicity 8
补偿 dac 增益 错误
±
1.5 % 的 范围
补偿 dac 增益 错误 逐渐变化 1 ppm/
°
C
系统 效能
决议 24
ENOB 22
输出 噪音 看 典型 特性
非 missing 代号 Sinc
3
过滤 24
integral 非线性 终止 要点 合适, 差别的 输入
±
0.0015
% 的 fsr
补偿 错误 之后 校准 7.5 ppm 的 fs
补偿 逐渐变化
(1)
在之前 校准 0.02 ppm 的 fs/
°
C
增益 错误
(2)
之后 校准 0.005 %
增益 错误 逐渐变化
(1)
在之前 校准 1.0 ppm/
°
C
系统 增益 校准 范围 80 120 % 的 fs
系统 补偿校准 范围 −50 50 % 的 fs
在 直流 100 115 dB
模数转换器 一般模式 拒绝
f
CM
= 60hz
,
f
数据
= 10hz 130 dB
模数转换器 一般模式 拒绝
f
CM
= 50hz
,
f
数据
= 50hz 120 dB
f
CM
= 60hz
,
f
数据
= 60hz 120 dB
正常的-模式 拒绝
f
SIG
= 50hz
,
f
数据
= 50hz 100 dB
正常的-模式 拒绝
f
SIG
= 60hz
,
f
数据
= 60hz 100 dB
电源-供应 拒绝 在 直流, db = −20log(
vout/
V
DD
)
(3)
85 dB
(1)
校准 能 降低 这些 errors.
(2)
这 增益 校准 不能 有 一个 ref in+ 的 更多 比
AV
DD
−1.5v 和 buffer 在. 至 calibrate 增益,转变 缓存区 止.
(3)
V
输出
是 改变 在 数字的 结果.
(4)
9pf 切换 电容 在
f
SAMP
时钟 频率 (看 图示 13).
(5)
这 输入 阻抗 为 pga = 128 是 这 一样 作 那 为 pga = 64 (那 是, 7m
/64).
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com