首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:491579
 
资料名称:MT9122AP
 
文件大小: 143.61K
   
说明
 
介绍:
CMOS Dual Voice Echo Canceller with Tone Detection
 
 


: 点此下载
  浏览型号MT9122AP的Datasheet PDF文件第1页
1
浏览型号MT9122AP的Datasheet PDF文件第2页
2
浏览型号MT9122AP的Datasheet PDF文件第3页
3

4
浏览型号MT9122AP的Datasheet PDF文件第5页
5
浏览型号MT9122AP的Datasheet PDF文件第6页
6
浏览型号MT9122AP的Datasheet PDF文件第7页
7
浏览型号MT9122AP的Datasheet PDF文件第8页
8
浏览型号MT9122AP的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
MT9122
初步的 信息
8-20
注释:
1. 所有 unused 输入 应当 是 连接 至 逻辑 低 或者 高 除非 否则 陈述. 所有 输出 应当 是 left 打开 电路 当 不 使用.
2. 所有 输入 有 ttl 兼容 逻辑 水平 除了 为 mclk, sin 和 rin 管脚 这个 有 cmos 兼容 逻辑 水平 和 PWRDN
管脚 这个 有 施密特 触发 兼容 逻辑 水平.
3. 所有 输出 是 cmos 管脚 和 cmos 逻辑 水平.
17/18
17
18
s4/s3
SCLK
CS
选择 的 echo canceller b 函数的 states (输入):
controllerless 模式: 选择 echo canceller b 函数的 states 符合 至 表格 2.
控制 模式: s4 和 s3 管脚 变为 sclk 和 cs 管脚 各自.
串行 端口 同步的 时钟 (输入):
数据 时钟 为 这 串行 microport 接口.
碎片 选择 (输入):
使能 串行 microport 接口 数据 transfers. 起作用的 低.
19/20
19
20
s2/s1
DATA2
DATA1
选择 的 echo canceller 一个 函数的 states (输入):
controllerless 模式: 选择 echo canceller 一个 函数的 states 符合 至 表格 2.
控制 模式: s2 和 s1 管脚 变为 data2 和 data1 管脚 各自.
串行 数据 receive (输入):
在 motorola/国家的 串行 microport 运作, 这 data2 管脚 是 使用 为 接到 数据. 在
intel 串行 microport 运作, 这 data2 管脚 是 不 使用 和 必须 是 系 至 vss 或者 vdd.
串行 数据 端口 (双向的):
在 motorola/国家的 串行 microport 运作, 这 data1 管脚 是 使用 为 transmitting 数据. 在
intel 串行 microport 运作, 这 data1 管脚 是 使用 为 transmitting 和 接到 数据.
21 F0od delayed 框架 脉冲波 输出 (输出):
在 st-总线 运作, 这个 管脚 发生 一个 delayed 框架 脉冲波 之后 这 4th 频道 时间 slot
和 是 使用 为 daisy-chaining 多样的 st-总线 设备. 看 计算数量 5 至 8.
在 ssi 运作, 这个 管脚 输出 逻辑 低.
22 VDD 积极的 电源 供应:
nominally 5 伏特.
23 Sout send pcm 信号 输出 (输出):
128 kbit/s 至 4096 kbit/s 串行 pcm 输出 stream. 数据 将 是 在 也 companded 或者 2’s
complement 直线的 pcm format. 二 pcm 途径 是 时间-多路复用 在 这个 管脚. 这些
是 这 send 输出 信号 之后 echo cancellation 和 非-直线的 处理. 数据 位 是
clocked 输出 下列的 ssi 或者 st-总线 定时 (所需的)东西.
24 Rout receive pcm 信号 输出 (输出):
128 kbit/s 至 4096 kbit/s 串行 pcm 输出 stream. 数据 将 是 在 也 companded 或者 2’s
complement 直线的 pcm format. 二 pcm 途径 是 时间-多路复用 在 这个 管脚. 这个
输出 管脚 是 提供 为 convenience 在 一些 产品 和 将 不 总是 是 必需的.
数据 位 是 clocked 输出 下列的 ssi 或者 st-总线 定时 (所需的)东西.
25 F0i 框架 脉冲波 (输入):
在 st-总线 运作, 这个 是 一个 框架 排成直线 低 going 脉冲波. ssi 运作 是 使能 用
连接 这个 管脚 至 vss.
26 bclk/c4i 位 时钟/st-总线 时钟 (输入):
在 ssi 运作, bclk 管脚 是 一个 128 khz 至 4.096 mhz 位 时钟. 这个 时钟 必须 是
同步的 和 ena1, ena2, enb1 和 enb2 使能 strobes.
在 st-总线 运作, c4i 管脚 必须 是 连接 至 这 4.096mhz (c4) 系统 时钟.
27/28 config1/
CONFIG2
设备 configuration 管脚 (输入).
当 config1 和 config2 管脚 是 两个都 逻辑 0, 这 mt9122 串行 microport 是 使能.
这个 configuration 是 defined 作 控制 模式. 当 config1 和 config2 管脚 是 在
任何 其它 逻辑 结合体, 这 mt9122 是 configured 在 controllerless 模式. 看 表格 3.
管脚 描述 (持续)
管脚 # 名字 描述
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com