页 1-53
NetMos
技术
Nm9835
pci + 双 uart 和 1284 printer 端口
rev. 1.0
管脚 名字 128 类型 描述
CLK 122 I 33 mhz pci 系统 时钟 输入.
nRESET 121 I PCI系统 重置 (avtice 低). resets 所有 内部的 寄存器, sequencers, 和
信号 至 一个 consistent 状态. 在 重置 情况 ad31-0, nser 是 三-
陈述.
ad31-29 126-128 i/o 多路复用 pci 地址 / 数据 总线. 一个 总线 transaction 组成 的 一个 地址
阶段 followed 用 一个 或者 更多 数据 阶段. 在 这 地址 阶段 ad31-
0 包含 一个 物理的 地址. 写 数据 是 稳固的 和 有效的 当 nirdy 和
ntrdy 是 asserted (起作用的).
ad28-24 2-6 i/o 看 ad31-29 描述.
ad23-16 11-18 i/o 看 ad31-29 描述.
ad15-11 34-38 i/o 看 ad31-29 描述.
ad10-8 40-42 i/o 看 ad31-29 描述.
ad7-0 46-53 i/o 看 ad31-29 描述.
nFRAME 23 I 框架是 驱动 用 这 电流 主控 至 表明 这 beginning 和 持续时间
的 一个 进入. nframe 是 asserted 至 表明 一个 总线 transaction 是 beginning.
当 nframe 是 起作用的, 数据 转移 持续.
nIRDY 24 I initiator 准备好. 在 一个 写, nirdy asserted indicates 那 这 initiator 是
驱动 有效的 数据 面向 这 数据 总线. 在 一个 读, nirdy asserted indicates
那 这 initiator 是 准备好 至 接受 数据 从 这 nm9835.
nTRDY 25 O 目标 准备好 (三-状态). 它 是 asserted 当 nm9835 是 准备好 至 完全
这 电流 数据 阶段.
nSTOP 27 O nm9835 asserts nstop 至 表明 那 它 wishes 这 initiator 至 停止 这
transaction 在 处理 在 这 电流 数据 阶段.
nLOCK 28 I 锁 indicates 一个 atomic 运作 那 我的 需要 多样的 transactions 至
完全.
IDSEL 9 I Initialization设备 选择. 它 是 使用 作 一个 碎片 选择 在 配置
读 和 写 transactions.
nDEVSEL 26 O 设备 选择 (三-状态). nm9835 asserts ndevsel 当 这 nm9835
有 解码 它的 地址.
nPERR 29 O Parity错误 (三-状态). 是 使用 至 report parity errors 在 所有 pci trans-