8
idt821054a 四方形 可编程序的 pcm codec 和 mpi 接口工业的 温度
TSX1
TSX2
0
25
28
transmit 输出 指示信号.
这
TSX1
管脚 变为 低 当 pcm 数据 是transmitted 通过 dx1. 打开-流.
这
TSX2
管脚 变为 低 当 pcm 数据 是transmitted 通过 dx2. 打开-流.
CS
I17
碎片 选择.
一个 逻辑 低 水平的 在 这个 管脚 使能 这 串行 控制 接口.
CI
I19
串行 控制 接口 数据 输入.
控制 数据 输入 管脚. cclk 确定 这 数据 比率.
CO
O20
串行 控制 接口 数据 输出
.
控制 数据 输出 管脚. cclk 确定 这 数据 rate. 这个 管脚 是 在 高-阻抗 状态 当 这
CS
管脚 是 逻辑 高.
CCLK
I18
串行 控制 接口 时钟.
这个 是 这 时钟 为 这 串行 内容rol 接口. 它 能 是 向上 至 8.192 mhz.
MCLK
I22
主控 时钟 输入.
这个 管脚 提供 这 时钟 为 这 dsp 的 这 idt821054a. 这 频率 的 这 mclk 能 是 1.536
mhz, 1.544 mhz, 2.048 mhz, 3.072 mhz, 3.088 mhz, 4.096 mhz, 6.144 mhz, 6.176 mhz 或者 8.192 mhz.
重置
I23
重置 输入.
forces 这 设备 至 default 模式. 起作用的 低.
INT12
O34
中断 输出 管脚 为 频道 1-2.
起作用的 高 中断 信号 为 频道 1 和 2, 打开-流. 它 reflects 这 改变 在 这 相应的
slic 输入 管脚.
INT34
O15
中断 输出 管脚 为 频道 3-4.
起作用的 高 中断 信号 为 频道 3 和 4, 打开-流. 它 reflects 这 改变 在 这 相应的
slic 输入 管脚.
CHCLK1
O33
chopper 时钟 输出 一个.
提供 一个 可编程序的 输出 信号 (2 -28 ms) 同步的 至 mclk.
CHCLK2
O16
chopper 时钟 输出 二.
提供 一个 可编程序的 输出 信号 (256 khz,512 khz 或者 16.384 mhz) 同步的 至 mclk.
名字 类型 管脚 号码 描述