飞利浦 半导体
p89lpc920/921/922
8-位 微控制器 和 二-时钟 80c51 核心
产品 数据 rev. 06 — 21 十一月 2003 14 的 45
9397 750 12285
© koninklijke 飞利浦 electronics n.v. 2003. 所有 权利 保留.
8. 函数的 描述
remark:
请 谈及 至 这
p89lpc920/921/922 用户’s 手工的
为 一个 更多 详细地
函数的 描述.
8.1 增强 cpu
这 p89lpc920/921/922 使用 一个 增强 80c51 cpu 这个 runs 在 6 时间 这
速 的 标准 80C51 设备. 一个 机器 循环 组成 的 二 CPU 时钟 循环,
和 大多数 说明 execute 在 一个 或者 二 机器 循环.
8.2 Clocks
8.2.1 时钟 definitions
这 p89lpc920/921/922 设备 有 一些 内部的 clocks 作 defined 在下:
oscclk —
输入 至 这 divm 时钟 分隔物. oscclk 是 选择 从 一个 的 四
时钟 来源 (看 图示 5) 和 能 也 是 optionally 分隔 至 一个 slower 频率
(看 部分 8.7 “cpu 时钟 (cclk) modification: divm register”).
便条:
f
OSC
是 defined 作 这 oscclk 频率.
cclk —
cpu 时钟; 输出 的 这 时钟 分隔物. 那里 是 二 cclk 循环 每
机器 循环, 和 大多数 说明 是 executed 在 一个 至 二 机器 循环 (二
或者 四 cclk 循环).
rcclk —
这 内部的 7.373 mhz rc 振荡器 输出.
pclk —
时钟 为 这 各种各样的 附带的 设备 和 是 cclk/2
8.2.2 cpu 时钟 (oscclk)
这 p89lpc920/921/922 提供 一些 用户-可选择的 振荡器 选项 在
generating 这 cpu 时钟. 这个 准许 optimization 为 一个 范围 的 needs 从 高
精确 至 最低 可能 费用. 这些 选项 是 configured 当 这 flash 是
编写程序 和 包含 一个 在-碎片 看门狗 振荡器, 一个 在-碎片 RC 振荡器, 一个
振荡器 使用 一个 外部 结晶, 或者 一个 外部 时钟 源. 这 结晶 振荡器
能 是 优化 为 低, 中等, 或者 高 频率 crystals covering 一个 范围 从
20 khz 至 12 mhz.
8.2.3 低 速 振荡器 选项
这个 选项 支持 一个 外部 结晶 在 这 范围 的 20 khz 至 100 khz. 陶瓷的
resonators 是 也 supported 在 这个 configuration.
8.2.4 中等 速 振荡器 选项
这个 选项 支持 一个 外部 结晶 在 这 范围 的 100 khz 至 4 mhz. 陶瓷的
resonators 是 也 supported 在 这个 configuration.
8.2.5 高 速 振荡器 选项
这个 选项 支持 一个 外部 结晶 在 这 范围 的 4 mhz 至 12 mhz. 陶瓷的
resonators 是 也 supported 在 这个 configuration.