9397 750 14655 © koninklijke 飞利浦 electronics n.v. 2005. 所有 权利 保留.
产品 数据 薄板 rev. 02 — 11 april 2005 2 的 58
飞利浦 半导体
p89lpc9102/9103/9107
8-位 微控制器 和 二-时钟 accelerated 80c51 核心
■
在-应用 程序编制 (iap-lite) 和 字节 擦掉 准许 代号 记忆 至 是 使用
为 非-易变的 数据 存储.
■
串行 flash icp 准许 简单的 生产 编码 和 商业的 非易失存储器
programmers. flash 安全 位 阻止 读 的 敏感的 应用 programs.
■
看门狗 计时器 和 独立的 在-碎片 振荡器, 需要 非 外部 组件.
这 看门狗 预分频器 是 可选择的 从 第八 值.
■
低 电压 重置 (brownout 发现) 准许 一个 graceful 系统 关闭 当 电源
失败. 将 optionally 是 configured 作 一个 中断.
■
空闲 模式 和 二 不同的 减少 电源 电源-向下 模式. 改进 wake-向上
从 电源-向下 模式 (一个 低 中断 输入 开始 执行). 典型 电源-向下
模式 电流 是
较少 比 1
µ
一个
(总的 电源-向下 模式 和 电压 comparators
无能).
■
起作用的-低 重置. 在-碎片 电源-在 重置 准许 运作 没有 外部 重置
组件. 一个 重置 计数器 和 重置 glitch 抑制 电路系统 阻止 spurious
和 incomplete resets. 一个 软件 重置 函数 是 也 有.
■
可编程序的 端口 输出 configuration 选项: quasi-双向的, 打开 流,
推-拉, 输入-仅有的.
■
端口 ‘input 模式 相一致’ 发现. 端口 0 将 发生 一个 中断 当 这 值 的
这 管脚 相一致 或者 做 不 相一致 一个 可编程序的 模式.
■
led 驱动 能力 (20 毫安) 在 所有 端口 管脚. 一个 最大 限制 是 specified 为 这
全部 碎片.
■
控制 回转 比率 端口 输出 至 减少 emi. 输出 有 大概 10 ns
最小 ramp 时间.
■
仅有的 电源 和 地面 连接 是 必需的 至 运作 这
p89lpc9102/9103/9107 当 内部的 重置 选项 是 选择.
■
四 中断 priority 水平.
■
二 keypad 中断 输入.
■
第二 数据 pointer.
■
外部 时钟 输入.
■
时钟 输出 (p89lpc9102/9107).
■
施密特 触发 端口 输入.
■
emulation 支持.
3. 产品 comparison overview
表格 1 最好的部分 这 differences 在 这些 二 设备. 为 一个 完全 列表 的 设备
特性, 请 看 部分 2 “features”.
表格 1: 产品 comparison overview
类型 号码 UART t0 toggle/pwm t1 toggle/pwm CLKOUT
P89LPC9102 - X X X
P89LPC9103 X - - -
P89LPC9107 XXXX