isppac-powr1208 evaluation 板
lattice 半导体 pac-powr1208-ev
2
一个 完全 图式 为 这 evaluation 板 是 显示 在 图示 2.
图示 2. 图式
程序编制 接口
lattice 半导体’s ispdownload
®
缆索 能 是 使用 至 程序 这 isppac-powr1208 在 这 evaluation
板. 这个 缆索 plugs 在 一个 pc-兼容’s 并行的 端口 连接器, 和 包含 起作用的 缓存区 电路系统 inside 它的
db-25 连接器 housing. 这 其它 终止 的 这 ispdownload 缆索 terminates 在 一个 8-管脚 0.100” 程度 标头
连接器 这个 plugs 直接地 在 一个 mating 连接器 提供 在 这 pac-powr1208-ev evaluation 板.
prototype 范围
一个 19x18 grid (0.100” 程度) 的 uncommitted, 镀有 通过 孔 和 annular-环绕 焊盘 是 提供 作 一个 用户 pro-
totyping 范围. 调整 至 这个 uncommitted 排列 是 二 19-孔 rows 供应 容易 连接 至 两个都 电源
和 地面. 这个 prototyping 范围 准许 这 用户 至 build 小 电路 直接地 在 这 evaluation 板. 在 这 情况
的 大 电路, 这 evaluation 板 能 是 readily 连接 在 止-板 电路系统 通过 p5, 在 这个 能
是 挂载 一个 20 x 2 标头.
Power 供应 仔细考虑
这 isppac-powr1208 运作 和 电源 供应 ranging 从 2.25v 至 5.5v, 和 准许 为 独立的 核心
(vdd) 和 i/o (vddinp) 电压. 电压 ranging 从 0 至 5.75v 将 是 监控 在 任何 的 这 12 vmonx
管脚 独立 的 这 值 的 vdd 和 vddinp. 为 设备 程序编制, 不管怎样, vdd
必须
是 设置 至 3.3v.
VMON1
VMON2
VMON3
VMON4
VMON5
VMON6
VMON7
VMON8
VMON9
VMON10
VMON11
VMON12
IN1
IN2
IN3
IN4
VMON1
VMON2
VMON3
VMON4
VMON5
VMON6
VMON7
VMON8
VMON9
VMON10
VMON11
VMON12
IN1
IN2
IN3
IN4
32
33
34
35
36
37
38
40
41
42
43
44
6
7
8
9
POR POR
25
COMP1COMP1
23
COMP2COMP2
22
COMP3COMP3
21
COMP4COMP4
20
COMP5COMP5
19
COMP6COMP6
18
COMP7COMP7
17
COMP8COMP8
16
VDD
重置 重置
10
VDD
VDDINP
j7.5
C1
0.1u
C3
0.1u
VDD VDDINP
5
11
VDD VDDINP
J9
VDD VDDINP
C5
4.7u
VDD
VDDINP
VDDINP
CREF
地
39
27
C2
1U
30 24 31 28
TDI TCK TMS TDO
s ch
TDI
TDO
TMS
TCK
HVOUT1
4
HVOUT2
3
HVOUT3
2
HVOUT4
1
HVOUT1
HVOUT2
HVOUT3
HVOUT4
OUT5
OUT6
OUT7
OUT8
OUT5
OUT6
OUT7
OUT8
15
14
13
12
VDD
VDD
地
TDI
TDO
TMS
TCK
VDD
地
VDD
P5
P2
P1
P5
isppac-powr1208
R1D
470
R1E
470
R1F
470
R1G
470
R10
2k
R9
2k
R8
2k
R7
2k
j7.1 j7.2 j7.3 j7.4
J8
R2
10K
C4
0.1u
SW1
重置
R1B
470
LED
电源
R3
2k
R4
2k
R5
2k
R6
2k
LED
OUT5
LED
OUT6
LED
OUT7
LED
OUT8
TDO
LED
R1C
470
CLK CLK
26