1-gbit p30 家族
数据手册
intel strataflash
®
embedded 记忆 (p30) april 2005
顺序 号码: 306666, 修订: 001 9
2.0 函数的 overview
这个 部分 提供 一个 overview 的 这 特性 和 能力 的 这 1-gbit p30 家族 设备.
这 p30 家族 提供 密度 升级 从 64-mbit 通过 1-gbit. 这个 家族 的 设备
提供 高 效能 在 低 电压 在 一个 16-位 数据 总线. individually 可擦掉的 记忆
blocks 是 sized 为 最佳的 代号 和 数据 存储.
在之上 最初的 电源 向上 或者 返回 从 重置, 这 设备 defaults 至 异步的 页-模式 读.
configuring 这 读 配置 寄存器 使能 同步的 burst-模式 读. 在
同步的 burst 模式, 输出 数据 是 同步 和 一个 用户-有提供的 时钟 信号. 一个 wait
信号 提供 一个 容易 cpu-至-flash 记忆 同步.
在 增加 至 这 增强 architecture 和 接口, 这 设备 包含 技术 那
使能 快 工厂 程序 和 擦掉 行动. 设计 为 低-电压 系统, 这 1-gbit
p30 家族 支持 读 行动 和 v
CC
在 1.8 v, 和 擦掉 和 程序 行动 和
V
PP
在 1.8 v 或者 9.0 v. 缓冲 增强 工厂 程序编制 (befp) 提供 这 fastest flash
排列 程序编制 效能 和 v
PP
在 9.0 v, 这个 增加 工厂 throughput. 和 v
PP
在 1.8 v, vcc 和 vpp 能 是 系 一起 为 一个 简单的, 过激 低 电源 设计. 在 增加 至
电压 flexibility, 一个 专心致志的 vpp 连接 提供 完全 数据 保护 当 v
PP
≤
V
PPLK
.
一个 command 用户 接口 (cui) 是 这 接口 在 这 系统 处理器 和 所有 内部的
行动 的 这 设备. 一个 内部的 写 状态 机器 (wsm) automatically executes 这
algorithms 和 timings 需要 为 块 擦掉 和 程序. 一个 状态 寄存器 indicates 擦掉 或者
程序 completion 和 任何 errors 那 将 有 occurred.
一个 工业-标准 command sequence invokes 程序 和 擦掉 automation. 各自 擦掉
运作 erases 一个 块. 这 擦掉 suspend 特性 准许 系统 软件 至 pause 一个 擦掉
循环 至 读 或者 程序 数据 在 另一 块. 程序 suspend 准许 系统 软件 至 pause
程序编制 至 读 其它 locations. 数据 是 编写程序 在 文字 increments (16 位).
这 1-gbit p30 家族’s 保护 寄存器 准许 唯一的 flash 设备 identification 那 能 是
使用 至 增加 系统 安全. 这 单独的 块 锁 特性 提供 零-latency 块
locking 和 unlocking. 在 增加, 这 p30 设备 也 有 四 前-定义 spaces 在 这 主要的
排列 那 能 是 配置 作 一个-时间 可编程序的 (otp).