首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:543178
 
资料名称:PCI1211PGE
 
文件大小: 1711.77K
   
说明
 
介绍:
PC CARD CONTROLLERS
 
 


: 点此下载
  浏览型号PCI1211PGE的Datasheet PDF文件第9页
9
浏览型号PCI1211PGE的Datasheet PDF文件第10页
10
浏览型号PCI1211PGE的Datasheet PDF文件第11页
11
浏览型号PCI1211PGE的Datasheet PDF文件第12页
12

13
浏览型号PCI1211PGE的Datasheet PDF文件第14页
14
浏览型号PCI1211PGE的Datasheet PDF文件第15页
15
浏览型号PCI1211PGE的Datasheet PDF文件第16页
16
浏览型号PCI1211PGE的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
pci1211 ggu/pge
pc card 控制者
scps033a – october 1998
13
邮递 办公室 盒 655303
达拉斯市, 德州 75265
终端 功能 (持续)
pci 接口 控制
终端
i/o
名字
管脚 号码
i/o
类型
函数
名字
PGE GGU
类型
DEVSEL
32 L1 i/o
pci 设备 选择. 这 pci1211 asserts devsel至 claim 一个 pci 循环 作 这 目标 设备. 作 一个
pci initiator 在 这 总线, 这 pci1211 monitors devsel
直到 一个 目标 responds. 如果 非 目标
responds 在之前 timeout occurs, 这 pci1211 terminates 这 循环 和 一个 initiator abort.
框架
28 J4 i/o
pci 循环 框架. 框架是 驱动 用 这 initiator 的 一个 总线 循环. 框架是 asserted 至 表明 那
一个 总线 transaction 是 beginning, 和 数据 transfers continue 当 这个 信号 是 asserted. 当
框架
是 deasserted, 这 pci 总线 transaction 是 在 这 最终 数据 阶段.
GNT
2 B1 I
pci 总线 grant. gnt是 驱动 用 这 pci 总线 arbiter 至 grant 这 pci1211 进入 至 这 pci 总线
之后 这 电流 数据 transaction 有 完成. gnt
将 或者 将 不 follow 一个 pci 总线 要求,
取决于 在 这 pci 总线 parking algorithm.
IDSEL 13 F4 I
initialization 设备 选择. idsel 选择 这 pci1211 在 配置 空间 accesses.
idsel 能 是 连接 至 一个 的 这 upper 24 pci 地址 线条 在 这 pci 总线.
IRDY
29 K1 i/o
pci initiator 准备好. irdyindicates 这 pci 总线 initiator’s 能力 至 完全 这 电流 数据 阶段
的 这 transaction. 一个 数据 阶段 是 完成 在 一个 rising 边缘 的 pclk 在哪里 两个都 irdy
和 trdy
是 asserted. 直到 irdy和 trdy是 两个都 抽样 asserted, wait states 是 inserted.
PERR
34 L3 i/o
pci parity 错误 指示信号. perr是 驱动 用 一个 pci 设备 至 表明 那 计算 parity 做
不 相一致 par 当 perr
是 使能 通过 位 6 的 这 command 寄存器.
REQ
1 A1 O pci 总线 要求. req 是 asserted 用 这 pci1211 至 要求 进入 至 这 pci 总线 作 一个 initiator.
SERR
35 M1 O
pci 系统 错误. serr是 一个 输出 那 是 搏动 从 这 pci1211 当 使能 通过 这
command 寄存器 表明 一个 系统 错误 有 occurred. 这 pci1211 需要 不 是 这 目标 的
这 pci 循环 至 assert 这个 信号. 当 serr
是 使能 在 这 控制 寄存器, 这个 信号 也
脉冲, 表明 那 一个 地址 parity 错误 有 occurred 在 一个 cardbus 接口.
停止
33 L2 i/o
pci 循环 停止 信号. 停止是 驱动 用 一个 pci 目标 至 要求 这 initiator 至 停止 这 电流 pci
总线 transaction. 停止
是 使用 为 目标 disconnects 和 是 commonly asserted 用 目标 设备
那 做 不 支持 burst 数据 transfers.
TRDY
31 K3 i/o
pci 目标 准备好. trdy indicates 这 primary 总线 目标’s 能力 至 完全 这 电流 数据 阶段
的 这 transaction. 一个 数据 阶段 是 完成 在 一个 rising 边缘 的 pclk 当 两个都 irdy
和 trdy
是 asserted. 直到 两个都 irdy和 trdy是 asserted, wait states 是 inserted.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com