首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:543550
 
资料名称:PCM1600
 
文件大小: 253.8K
   
说明
 
介绍:
24-Bit, 96kHz Sampling, 6-Channel, Enhanced Multi-Level, Delta-Sigma DIGITAL-TO-ANALOG CONVERTER
 
 


: 点此下载
  浏览型号PCM1600的Datasheet PDF文件第6页
6
浏览型号PCM1600的Datasheet PDF文件第7页
7
浏览型号PCM1600的Datasheet PDF文件第8页
8
浏览型号PCM1600的Datasheet PDF文件第9页
9

10
浏览型号PCM1600的Datasheet PDF文件第11页
11
浏览型号PCM1600的Datasheet PDF文件第12页
12
浏览型号PCM1600的Datasheet PDF文件第13页
13
浏览型号PCM1600的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
®
10
pcm1600, pcm1601
图示 2. 电源-在 重置 定时.
这 外部 重置 是 特别 有用的 在 产品
在哪里 那里 是 一个 延迟 在 pcm1600 电源 向上 和
系统 时钟 触发. 在 这个 情况, 这 rst 管脚 应当
是 使保持 在 一个 逻辑 ‘0’ 水平的 直到 这 系统 时钟 有 被
使活动.
音频的 串行 接口
这 音频的 串行 接口 为 这 pcm1600 是 包括
的 一个 5-线 同步的 串行 端口. 它 包含 lrck (管脚
41), bck (管脚 40), data1 (管脚 45), data2 (pin 46) 和
data3 (管脚 47). bck 是 这 串行 音频的 位 时钟, 和 是
使用 至 时钟 这 串行 数据 呈现 在 data1, data2
和 data3 在 这 音频的 接口’s 串行 变换 寄存器.
串行 数据 是 clocked 在 这 pcm1600 在 这 rising 边缘
的 bck. lrck 是 这 串行 音频的 left/正确的 文字 时钟. 它
是 使用 至 获得 串行 数据 在 这 串行 音频的 接口’s
内部的 寄存器.
两个都 lrck 和 bck 必须 是 同步的 至 这 系统
时钟. ideally, 它 是 推荐 那 lrck 和 bck 是
获得 从 这 系统 时钟 输入 或者 输出, sclki 或者
sclko. 这 left/正确的 时钟, lrck, 是 运作 在 这
抽样 频率 (f
S
). 这 位 时钟, bck, 将 是
音频的 数据 formats 和 定时
这 pcm1600 支持 工业-标准 音频的 数据 为-
mats, 包含 标准, i
2
s, 和 left-justified. 这 数据
formats 是 显示 在 图示 4. 数据 formats 是 选择
使用 这 format 位, fmt[2:0], 在 控制 寄存器 9. 这
default 数据 format 是 24-位 标准. 所有 formats 需要
二进制的 二’s complement, msb-第一 音频的 数据. 图示 5
显示 一个 详细地 定时 图解 为 这 串行 音频的 接口.
data1, data2 和 data3 各自 carry 二 音频的 途径,
designated 作 这 left 和 正确的 途径. 这 left 频道
数据 总是 precedes 这 正确的 频道 数据 在 这 串行 数据
stream 为 所有 数据 formats. 表格 ii 显示 这 mapping 的 这
数据 输入 频道 相似物 输出
DATA1 Left V
输出
1
DATA1 正确的 V
输出
2
DATA2 Left V
输出
3
DATA2 正确的 V
输出
4
DATA3 Left V
输出
5
DATA3 正确的 V
输出
6
表格 ii. 音频的 输入 数据 至 相似物 输出 mapping.
1024 系统 clocks
重置
重置 除去
V
CC
= v
DD
内部的 重置
2.4v
2.0v
1.6v
系统 时钟
(sclki)
1024 系统 clocks
重置
重置 除去
系统 时钟
(sclki)
内部的 重置
RST
t
RST
(1)
便条: (1) t
RST
= 20ns 最小值
串行 控制 接口
这 串行 控制 接口 是 一个 4-线 同步的 串行 端口
这个 运作 asynchronously 至 这 串行 音频的 接口.
这 串行 控制 接口 是 使用 至 程序 和 读 这
在-碎片 模式 寄存器. 这 控制 接口 包含 mdo
(管脚 33), mdi (管脚 34), mc (pin 35), 和 ml (pin 36). mdo
是 这 串行 数据 输出, 使用 至 读 后面的 这 值 的 这
模式 寄存器; mdi 是 这 串行 数据 输入, 使用 至 程序
这 模式 寄存器; mc 是 这 串行 位 时钟, 使用 至 变换
数据 在 和 输出 的 这 控制 端口 和 ml 是 这 控制 端口
获得 时钟.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com