首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:545598
 
资料名称:PERICOMPI7C8150
 
文件大小: 904.12K
   
说明
 
介绍:
2-Port PCI-to-PCI Bridge
 
 


: 点此下载
  浏览型号PERICOMPI7C8150的Datasheet PDF文件第9页
9
浏览型号PERICOMPI7C8150的Datasheet PDF文件第10页
10
浏览型号PERICOMPI7C8150的Datasheet PDF文件第11页
11
浏览型号PERICOMPI7C8150的Datasheet PDF文件第12页
12

13
浏览型号PERICOMPI7C8150的Datasheet PDF文件第14页
14
浏览型号PERICOMPI7C8150的Datasheet PDF文件第15页
15
浏览型号PERICOMPI7C8150的Datasheet PDF文件第16页
16
浏览型号PERICOMPI7C8150的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
PI7C8150
2-端口 pci-至-pci 桥
进步 信息
3
8月 22, 2002 – 修订 1.02
名字 管脚 # 类型 描述
p_irdy_l 82 STS
primary irdy (起作用的 低).
驱动 用 这 initiator
的 一个 transaction 至 表明 它的 能力 至 完全 电流
数据 阶段 在 这 primary 一侧. once asserted 在 一个 数据
阶段, 它 是 不 de-asserted 直到 这 终止 的 这 数据
阶段. 在之前 触发-陈述, 它 是 驱动 至 一个 de-asserted 状态
为 一个 循环.
p_trdy_l 83 STS
primary trdy (起作用的 低).
驱动 用 这 目标 的
一个 transaction 至 表明 它的 能力 至 完全 电流
数据 阶段 在 这 primary 一侧. once asserted 在 一个 数据
阶段, 它 是 不 de-asserted 直到 这 终止 的 这 数据
阶段. 在之前 触发-陈述,
它 是 驱动 至 一个 de-asserted 状态 为 一个 循环.
p_devsel_l 84 STS
primary 设备 选择 (起作用的 低).
asserted 用 这
目标 表明 那 这 设备 是 accepting 这
transaction. 作 一个 主控, pi7c8150 waits 为 这
assertion 的 这个 信号 在里面 5 循环 的 p_框架_l
assertion; 否则, terminate 和 主控 abort. 在之前
触发-陈述, 它 是 驱动 至 一个
de-asserted 状态 为 一个 循环.
p_停止_l 85 STS
primary 停止 (起作用的 低).
asserted 用 这 目标
表明 那 这 目标 是 requesting 这 initiator 至 停止
这 电流 transaction. 在之前 触发-陈述, 它 是 驱动 至 一个
de-asserted 状态 为 一个 循环.
p_锁_l 87 STS
primary 锁 (起作用的 低).
asserted 用 这
主控 为 多样的 transactions 至 完全.
p_idsel 65 I
primary id 选择.
使用 作 一个 碎片 选择 线条 为 类型
0 配置 进入 至 pi7c8150 配置 空间.
p_perr_l 88 STS
primary parity 错误 (起作用的 低).
asserted 当
一个 数据 parity 错误 是 发现 为 数据 received 在 这
primary 接口. 在之前 正在 触发-陈述, 它 是 驱动 至
一个 de-asserted 状态 为 一个 循环.
p_serr_l 89 OD
primary 系统 错误 (起作用的 低).
能 是 驱动
低 用 任何 设备 至 表明 一个 系统 错误 情况.
pi7c8150 驱动 这个 管脚 在:
地址 parity 错误
posted 写 数据 parity 错误 在 目标 总线
secondary s_serr_l asserted
主控 abort 在 posted 写 transaction
目标 abort 在 posted 写 transaction
posted 写 transaction discarded
delayed 写 要求 discarded
delayed 读 要求 discarded
delayed transaction 主控 timeout
这个 信号 需要 一个 外部 拉-向上 电阻 为
恰当的 运作.
p_req_l 47 TS
primary 要求 (起作用的 低):
这个 是 asserted 用
pi7c8150 至 表明 那 它 wants 至 开始 一个 transaction
在 这 primary 总线. pi7c8150 de-asserts 这个 管脚 为 在
least 2 pci 时钟 循环 在之前 asserting 它 又一次.
p_gnt_l 46 I
primary grant (起作用的 低):
当 asserted,
pi7c8150 能 进入 这 primary 总线. 在 空闲 和
p_gnt_l asserted, pi7c8150 将 驱动 p_ad, p_cbe,
和 p_par 至 有效的 逻辑 水平.
p_重置_l 43 I
primary 重置 (起作用的 低):
当 p_重置_l 是
起作用的, 所有 pci 信号 应当 是 asynchronously 触发-
陈述.
p_m66en 102 I
primary 接口 66mhz 运作.
这个 输入 是 使用 至 具体说明 如果 pi7c8150 是 有能力 的
运动 在 66mhz. 为 66mhz 运作 在 这 primary
总线, 这个 信号 应当 是 牵引的 “high”. 为 33mhz
运作 在 这 primary 总线, 这个 信号 应当 是
牵引的 “low”. 在 这个 情况, s_m66en 将 需要
至 是 “low”, forcing 这 secondary buse 至 run 在
33mhz 也.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com