rev. 0
ad5334/ad5335/ad5336/ad5344
–
17
–
解码 多样的 ad5334/ad5335/ad5336/ad5344
这
CS
管脚 在 这些 设备 能 是 使用 在 产品 至 decode
一个 号码 的 dacs. 在 这个 应用, 所有 dacs 在 这 系统
receive 这 一样 数据 和
WR
脉冲, 但是 仅有的 这
CS
至 一个 的
这 dacs 将 是 起作用的 在 任何 一个 时间, 所以 数据 将 仅有的 是
写 至 这 dac 谁的
CS
是 低. 如果 多样的 ad5343s 是
正在 使用, 一个 一般 hben 线条 将 也 是 必需的 至
决定 如果这 数据 是 写 至 这 高-字节 或者 低-字节
寄存器 的 这 选择 dac.
这 74hc139 是 使用 作 一个 2- 至 4-线条 解码器 至 地址 任何
的 这 dacs 在 这 系统. 至 阻止 定时 errors 从 oc-
curring, 这 使能 输入 应当 是 brought 至 它的 inactive 状态
当 这 coded 地址 输入 是 changing 状态. 图示 36 显示
一个 图解 的 一个 典型 建制 为 解码 多样的 设备 在 一个
系统. once 数据 有 被 写 sequentially 至 所有 dacs 在
一个 系统, 所有 这 dacs 能 是 updated 同时发生地 使用 一个
一般
LDAC
线条. 一个 一般
CLR
线条 能 也 是 使用 至
重置 所有 dac 输出 至 零 (除了 在 这 ad5344).
使能
CODED
地址
1G
1A
1B
V
DD
V
CC
74HC139
DGND
1Y0
1Y1
1Y2
1Y3
A0
A1
HBEN
WR
LDAC
CLR
数据
输入
数据
输入
数据
输入
A1
A0
HBEN*
WR
LDAC
CLR
CS
数据
输入
数据 总线
*ad5335 仅有的
A1
A0
HBEN*
WR
LDAC
CLR
CS
A1
A0
HBEN*
WR
LDAC
CLR
CS
A1
A0
HBEN*
WR
LDAC
CLR
CS
ad5334/ad5335/
ad5336/ad5344
ad5334/ad5335/
ad5336/ad5344
ad5334/ad5335/
ad5336/ad5344
ad5334/ad5335/
ad5336/ad5344
图示 36. 解码 多样的 dac 设备
ad5334/ad5335/ad5336/ad5344 作 一个digitally 可编程序的
window 探测器
一个 digitally 可编程序的 upper/更小的 限制 探测器 使用 二
的 这 dacs 在 这 ad5334/ad5335/ad5336/ad5344 是
显示 在 图示 37.
任何 一双 的 dacs 在 这 设备 将 是 使用, 但是 为 simplicity
这 描述 将 谈及 至 dacs 一个 和 b.
小心 必须 是 带去 至 连接 这 准确无误的 涉及 输入 至
这 涉及 源. 这 ad5334 和 ad5335 有 仅有的 二
涉及 输入, v
REF
一个/b 为 dacs 一个 和 b 和 v
REF
c/d 为
dacs c 和 d. 如果 dacs 一个 和 b 是 使用 (为 例子) 然后
仅有的 v
REF
一个/b 是 需要. dacs c 和 d 和 v
REF
c/d 将 是
使用 为 一些 其它 目的. 这 ad5336 和 ad5344 有
独立的 涉及 输入 为 各自 dac.
这 upper 和 更小的 限制 为 这 测试 是 承载 至 dacs 一个
和 b 这个, 在 转变, 设置 这 限制 在 这 cmp04. 如果 一个 信号 在
这 v
在
输入 是 不 在里面 这 编写程序 window, 一个 led
将 表明 这 失败 情况.
5V
0.1
F
10
F
ad5336/ad5344
地
V
REF
一个
V
DD
V
输出
一个
V
REF
B
V
输出
B
V
在
失败 通过
1k
1k
通过/
失败
1/6 74hc05
1/2
CMP04
V
REF
图示 37. 可编程序的 window 探测器
可编程序的 电流 源
图示 38 显示 这 ad5334/ad5335/ad5336/ad5344 使用
作 这 控制 元素 的 一个 可编程序的 电流 源. 在 这个
例子, 这 全部-规模 电流 是 设置 至 1 毫安. 这 输出 volt-
age 从 这 dac 是 应用 横过 这 电流 设置 电阻
的 4.7 k
Ω
在 序列 和 这 470
Ω
调整 分压器,
这个 给 一个 调整 的 关于
±
5%. 合适的 晶体管 至
放置 在 这 反馈 循环 的 这 amplifier 包含 这 bc107
和 这 2n3904, 这个 使能 这 电流 源 至 运作
从 一个 最小 v
源
的 6 v. 这 运行 范围 是 deter-
mined 用 这 运行 特性 的 这 晶体管. 合适的
amplifiers 包含 这 ad820 和 这 op295, 两个都 having 栏杆-
至-栏杆 运作 在 它们的 输出. 这 电流 为 任何 数字的
输入 代号 和 电阻 值 能 是 计算 作 跟随:
IGV
D
R
毫安
REF
N
=× ×
×
()2
在哪里:
G
是 这 增益 的 这 缓存区 amplifier (1 或者 2)
D
是 这 数字的 输入 代号
N
是 这 dac 决议 (8, 10, 或者 12 位)
R
是 这 总 的 这 电阻 加 调整 分压器 在 k
Ω
ad5334/ad5335/
ad5336/ad5344
地
V
DD
= 5v
EXT
REF
V
输出
*
ad780/ref192
和 v
DD
= 5v
地
V
在
V
输出
V
REF
*
V
DD
4.7k
5V
*only 一个 频道 的 v
REF
和 v
输出
显示
0.1
F
0.1
F
10
F
470
加载
V
源
ad820/
OP295
图示 38. 可编程序的 电流 源