2
规格
isplsi 和 plsi 1032e
函数的 块 图解
图示 1. isplsi 和 plsi 1032e 函数的 块 图解
这 设备 也 有 64 i/o cells, 各自 的 这个 是
直接地 连接 至 一个 i/o 管脚. 各自 i/o cell 能 是
individually 编写程序 至 是 一个 combinatorial 输入,
注册 输入, latched 输入, 输出 或者 bi-directional
i/o 管脚 和 3-状态 控制. 这 信号 水平 是 ttl
兼容 电压 和 这 输出 驱动器 能 源 4
毫安 或者 下沉 8 毫安. 各自 输出 能 是 编写程序
independently 为 快 或者 慢 输出 回转 比率 至 迷你-
mize 整体的 输出 切换 噪音.
第八 glbs, 16 i/o cells, 二 专心致志的 输入 和 一个
orp 是 连接 一起 至 制造 一个 megablock (看
图示 1). 这 输出 的 这 第八 glbs 是 连接 至
一个 设置 的 16 普遍的 i/o cells 用 这 orp. 各自 isplsi
和 plsi 1032e 设备 包含 四 megablocks.
这 grp 有, 作 它的 输入, 这 输出 从 所有 的 这
glbs 和 所有 的 这 输入 从 这 bi-directional i/o cells.
所有 的 这些 信号 是 制造 有 至 这 输入 的 这
glbs. 延迟 通过 这 grp 有 被 equalized 至
降低 定时 skew.
clocks 在 这 isplsi 和 plsi 1032e 设备 是 se-
lected 使用 这 时钟 分发 网络. 四
专心致志的 时钟 管脚 (y0, y1, y2 和 y3) 是 brought 在
这 分发 网络, 和 five 时钟 输出 (clk 0,
clk 1, clk 2, ioclk 0 和 ioclk 1) 是 提供 至
route clocks 至 这 glbs 和 i/o cells. 这 时钟 distri-
bution 网络 能 也 是 驱动 从 一个 特定的 时钟
glb (c0 在 这 isplsi 和 plsi 1032e 设备). 这
逻辑 的 这个 glb 准许 这 用户 至 create 一个 内部的
时钟 从 一个 结合体 的 内部的 信号 在里面 这
设备.
i/o 63
i/o 62
i/o 61
i/o 60
重置
Global
Routing
Pool
(grp)
clk 0
clk 1
clk 2
ioclk 0
ioclk 1
时钟
分发
网络
C7
C6
C5
C4
C3
C2
C1
C0
A0
A1
A2
A3
A4
A5
A6
A7
Generic
逻辑 blocks
(glbs)
Megablock
输出 routing pool (orp)
输出 routing pool (orp)
输出 routing pool (orp)
输出 routing pool (orp)
输入 总线
输入 总线
*ispen/nc
lnput 总线
lnput 总线
*isp 控制 功能 为 isplsi 1032e 仅有的
i/o 59
i/o 58
i/o 57
i/o 56
i/o 55
i/o 54
i/o 53
i/o 52
i/o 51
i/o 50
i/o 49
i/o 48
在 7
在 6
D7 D6 D5 D4 D3 D2 D1 D0
i/o 16
i/o 17
i/o 18
i/o 19
*sdo/在 2
*sclk/在 3
i/o 20
i/o 21
i/o 22
i/o 23
i/o 24
i/o 25
i/o 26
i/o 27
i/o 28
i/o 29
i/o 30
i/o 31
i/o 35
i/o 34
i/o 33
i/o 32
i/o 0
i/o 1
i/o 2
i/o 3
i/o 12
i/o 13
i/o 14
i/o 15
*sdi/在 0
*mode/在 1
i/o 8
i/o 9
i/o 10
i/o 11
i/o 4
i/o 5
i/o 6
i/o 7
i/o 47
i/o 46
i/o 45
i/o 44
goe 1/在 5
goe 0/在 4
i/o 43
i/o 42
i/o 41
i/o 40
i/o 39
i/o 38
i/o 37
i/o 36
Y0
Y1
Y2
Y3
B0 B1 B2 B3 B4 B5 B6 B7